点击切换搜索课件文库搜索结果(119)
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:PPT 文档大小:3.02MB 文档页数:111
一、数据选择器 二、译码器 三、触发器 四、计数器
文档格式:PPT 文档大小:2.01MB 文档页数:142
一、 门电路、触发器等称为逻辑器件; 二、由逻辑器件构成,能执行某单一功能的电路,如计数器、译码器、加法器等,称为逻辑功能部件; 三、由逻辑功能部件组成的能实现复杂功能的数字电路称数字系统
文档格式:PPT 文档大小:2.84MB 文档页数:141
1. 掌握基本门电路的逻辑功能、逻辑符号、真值 表和逻辑表达式。了解 TTL门电路的特点。 3. 会分析和设计简单的组合逻辑电路。 4. 理解加法器、编码器、译码器等常用组合逻辑 电路的工作原理和功能。 5. 学会数字集成电路的使用方法。 本章要求: 2. 会用逻辑代数的基本运算法则化简逻辑函数
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PDF 文档大小:1.96MB 文档页数:37
组合逻辑电路设计实例 一、简单门电路 二、加法器 三、编码译码器 四、多路处理器
文档格式:PPT 文档大小:599.5KB 文档页数:60
7. VHDL代码中的时序逻辑和组合逻辑表达 8. 语句的执行时间问题 (顺序语句 & 并行语句) 9. 基本单元电路的VHDL代码 (三态门,双向缓冲器,计数器,D触发器,译码器……) 11. 复杂代码结构 (子程序; 元件; 块; 包) 12. 属性定义语句 13. 库的使用
文档格式:PPT 文档大小:990.5KB 文档页数:11
ROM与阵列是固定的,是不可编程的,叫做完全译码器, 如果有n位地址输入,与阵列就必须存储2个最小项。或阵列 根据需要是可编程的
文档格式:PPT 文档大小:674.5KB 文档页数:19
译码器的工作过程与编码器相反,它将二进制编码 翻译成不同的硬件输出组合
文档格式:PPT 文档大小:773.5KB 文档页数:62
3.1 组合逻辑电路的分析方法和设计方法 3.2 编码器 3.3 译码器 3.4 算术运算电路
首页上页345678910下页末页
热门关键字
搜索一下,找到相关课件或文库资源 119 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有