点击切换搜索课件文库搜索结果(119)
文档格式:PPT 文档大小:754KB 文档页数:8
译码是编码的逆过程,译码器是将输入 的二进制代码译成相应的信号输出的电路。译码器输入有n个端子,输出端有m个,若则该译码器叫二进制译码器,若则称为非二进制译码器
文档格式:PDF 文档大小:73.01KB 文档页数:6
一、实验目的 1.掌握中规模集成译码器、数据选择器的逻辑功能和使用方法。 2.了解译码器的应用。 3.学习用数据选择器构成组合逻辑电路的方法
文档格式:PPT 文档大小:5.95MB 文档页数:45
一、概述 什么叫Turbo码? 历史 原理 二、编码器 2.1 编码器结构 2.2 分量(基本)编码器 2.3 交积器 2.4 收缩 2.5 复用 三、译码器 3.1 信道模型 3.2 译码器结构 3.3 分量译码器
文档格式:PPT 文档大小:1.03MB 文档页数:52
一、把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。 二、译码器就是把一种代码转换为另一种代码的电路
文档格式:PPT 文档大小:103.5KB 文档页数:5
一、实验目的 1 .掌握中规模集成译码器、数据选择器的逻辑功能和使用方法。 2 .了解译码器的应用。 3 .学习用数据选择器构成组合逻辑电路的方法
文档格式:DOC 文档大小:43.5KB 文档页数:1
一.实验目的。 1. 熟悉掌握集成计数器与七段显示译码器(LED 数码管)的组合应用。 2. 学习 M 进制计数器的实现方法,掌握复位法原理与应用
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:PPT 文档大小:3.71MB 文档页数:134
基本要求:理解逻辑代数的基本逻辑运算,懂得在数字电子技术中数学运算是用逻辑运算实现的;掌握逻辑运算规则、逻辑函数的表示、逻辑函数的标准表达式、卡诺图化简等基本理论;懂得从电子技术角度,逻辑运算通过电路实现;初步理解逻辑门电路的基础概念及其接口特性;掌握利用逻辑代数知识分析组合逻辑电路的一般过程及其方法;了解用逻辑门电路设计组合逻辑电路的一般过程;掌握译码器、编码器、数据选择器等常用中规模组合逻辑电路芯片的逻辑功能及其特点;掌握利用译码器、数据选择器实现组合逻辑电路的一般过程及其应用方法
文档格式:PPT 文档大小:321.5KB 文档页数:7
江西农业大学:《数字逻辑》课程教学资源(PPT讲稿)第四章 组合逻辑电路——4.3 常用中规模组合逻辑部件的原理和应用 4.3.2 编码器与译码器 2 译码器
文档格式:PPT 文档大小:513.5KB 文档页数:93
• 1.MSI的应用 • 2.组合逻辑电路的分析方法 • 3.组合逻辑电路的设计方法 Sec3.1 概述 Sec3.2 组合逻辑电路的分析方法 Sec3.3 组合逻辑电路的设计方法 Sec.3.5 多路选择器 Sec3.6 译码器 Sec.3.7 组合逻辑电路的VHDL设计方法 • Sec3.7.1 VHDL设计语言 • Sec3.7.2 用VHDL设计全加器 • Sec3.7.3 VHDL多路选择器设计 • Sec3.7.4 VHDL设计译码器方法
12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 119 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有