点击切换搜索课件文库搜索结果(972)
文档格式:PPT 文档大小:2.05MB 文档页数:129
•了解组合逻辑电路的特点; •熟练掌握组合电路分析和设计的基本方法; •掌握几种常用的组合逻辑电路的功能及其 中规模芯片的使用方法和应用; •了解竞争、冒险的概念及消除冒险的基本 方法
文档格式:PPT 文档大小:929.5KB 文档页数:36
§3.1 概述 §3.2 组合逻辑电路的分析和设计 §3.3 若干常用的组合逻辑电路 §3.4 组合电路中的竞争—冒险现象
文档格式:PDF 文档大小:18.11MB 文档页数:74
时序逻辑电路的输出状态不仅决定于当时的输入状态,而且与电路原来的状态有关,具有记忆功能。 触发器是时序逻辑电路的基本单元 组合逻辑电路的输出状态完全由当时的输入变量的组合状态决定,与电路的原状态无关
文档格式:PPT 文档大小:1.7MB 文档页数:106
一、组合电路的分析方法和设计方法 二、利用数据选择器和译码器进行逻辑设计的方法 三、加法器、编码器、译码器等中规模集成电路的逻辑功能和使用方法
文档格式:PPT 文档大小:463KB 文档页数:19
江西农业大学:《数字逻辑》课程教学资源(PPT讲稿)第六章 时序逻辑电路——6.2 同步时序电路分析与设计 6.2.3 同步时序电路设计与举例
文档格式:PPT 文档大小:308KB 文档页数:11
江西农业大学:《数字逻辑》课程教学资源(PPT讲稿)第六章 时序逻辑电路——6.2 同步时序电路分析与设计 6.2.1 同步时序电路分析
文档格式:PPT 文档大小:2.16MB 文档页数:81
本章学习重点在TTL和CMOS集成电路的外部特性,主要有两个方面:一是输入与输出之间的逻辑功能;二是外部电气特性及其主要参数。 第一节 标准TTL与非门 第二节 其它类型TTL门电路 第三节 ECL逻辑门电路 第四节 I2L逻辑门电路 第五节 NMOS逻辑门电路 第六节 CMOS逻辑门电路 第七节 逻辑门的接口电路
文档格式:PPS 文档大小:7.73MB 文档页数:71
8.1 概述 8.2 现场可编程逻辑阵列(FPLA) 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL) 8.5 可擦除的可编程逻辑器件(EPLD) 8.6 现场可编程门阵列(FPGA) 8.7 PLD的编程(无图) 8.8 在系统可编程逻辑器件(ISP-PLD)
文档格式:PPS 文档大小:5.36MB 文档页数:84
8.1 概述 8.2 现场可编程逻辑阵列(FPLA) 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL) 8.5 可擦除的可编程逻辑器件(EPLD) 8.6 现场可编程门阵列(FPGA) 8.7 PLD的编程 8.8 在系统可编程逻辑器件(ISP-PLD)
文档格式:PPT 文档大小:220KB 文档页数:17
5.1概述 5.1.1 MOS管的基本特性 5.1.2CMOS逻辑电路 5.2半导体存储器 5.2.1随机存取存储器 5.2.2只读存储器 5.3可编逻辑器件 5.3.1可编程逻辑阵列 5.3.2可编程阵列逻辑 5.3.3其它可编程逻辑器件
首页上页6162636465666768下页末页
热门关键字
搜索一下,找到相关课件或文库资源 972 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有