点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:359KB 文档页数:9
一、实验目的 1 掌握移位寄存器的功能特性 2 考察识图、电路连接和电路操作的能力 3 检查对数字电路基础知识的了解 4 考察集成电路的应用能力
文档格式:PPT 文档大小:1.09MB 文档页数:17
本章重点介绍组合逻辑电路的特点、以及组合电路的 分析方法和设计方法。 首先介绍组合逻辑电路的共同特点和一般分析方法及 设计方法。然后介绍常用的各种中规模集成电路的组合逻 辑电路的工作原理和使用方法
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:901.5KB 文档页数:32
一、准备知识 二、多元函数的概念 三、多元函数的极限 四、多元函数的连续性
文档格式:PPT 文档大小:1.66MB 文档页数:65
半导体存储器是一种由半导体器件构成的能够存储数据、运算结果、操作指令的逻辑部件。用于计算机的内存及数字系统存储部件。 6.1 概述 6.2 只读存储器 6.3 随机存取存储器
文档格式:PPT 文档大小:73.5KB 文档页数:17
一、多媒体会议系统 二、视频点播与交互电视系统 三、多媒体远程教育系统 四、数字图书馆
文档格式:PDF 文档大小:14.47MB 文档页数:286
人民教育出版社:《复变函数习题集》教材书籍PDF电子版(共十一章,编:范宜传、彭清泉)
文档格式:PPT 文档大小:1.59MB 文档页数:26
前面所分析的逻辑电路,基于输入/输出都是在稳定的逻辑电平下进 行的,没有考虑动态变化状态。实际上,输入信号有变化,或者某个变 量通过两条以上路经到达输出端。由于路经不同,到达的时间就有先有 后,这一现象叫做竞争
文档格式:PPT 文档大小:2.53MB 文档页数:62
一、奈奎斯特稳定判据 二、 下对数稳定判据和稳定裕度 三、控制系统的校正
首页上页6566676869707172下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有