点击切换搜索课件文库搜索结果(972)
文档格式:PDF 文档大小:71.9MB 文档页数:171
第 1 章 概述.1 1.1 数字逻辑.1 1.2 Verilog. 2 第 2 章 基本逻辑门.3 2.1 真值表和逻辑表达式.3 2.1.1 三种基本逻辑门.3 2.1.2 四种常用逻辑门.4 2.2 基于乘积和的设计.6 2.3 基于和项积的设计.8 第 3 章 现场可编程门阵列(FPGA). 21 第 4 章 Basys2 原理图. 25 第 5 章 组合逻辑.32 第 6 章 运算电路.83 第 7 章 时序电路. 110 附录 A 代码仿真及设计实现. 161
文档格式:PPT 文档大小:979.5KB 文档页数:65
逻辑代数( Logic Algebra)是由英国数 学家乔治布尔( George Boole)于1849年首 先提出的,因此也称为布尔代数( Boolean Algebra)。逻辑代数研究逻辑变量间的相互 关系,是分析和设计逻辑电路不可缺少的数学 工具。所谓逻辑变量,是指只有两种取值的变 量:真或假、高或低、1或0
文档格式:PPT 文档大小:2.5MB 文档页数:67
本章重点是集成门电路,主要介绍了CMOS 和 TTL 集成门电路,重点应放在它们的输出与输入之间的逻辑特性和外部电气特性上。难点是门电路的工作原理。 • 3.1 晶体管的开关特性 • 3.2 基本逻辑门电路 • 3.3 TTL逻辑门 • 3.4 其他双极型电路 • 3.5 MOS 逻辑门 • 3.6 编程逻辑器件 (PLD)简介
文档格式:PPT 文档大小:6.31MB 文档页数:213
3.1 逻辑电路设计文档标准 3.1.1 框图 3.1.2 门的符号标准 3.1.3 信号名和有效级 3.1.4 引端的有效级 3.1.5 引端有效级的变换 3.1.6 图面布局及总线 3.1.7 时间图 3.2 组合电路分析 3.2.1 穷举法 3.2.2 逻辑代数法 3.2.3 利用摩根定律分析 3.2.4 利用卡诺图 3.3 组合电路设计 3.3.1 根据逻辑问题的描述、写出逻辑表达式 3.3.2 逻辑电路的变换 3.4 组合电路中的竞争与险象 3.4.1 竞争现象 3.4.2 险象 3.4.3 险象的判别 3.4.4 险象的消除 3.5 常用MSI组合逻辑器件及应用 3.5.1 译码器 3.5.2 编码器 3.5.3 三态缓冲器 3.5.4 多路选择器 3.5.5 奇偶校验电路 3.5.6 比较器 3.5.7 加法器
文档格式:DOC 文档大小:322.5KB 文档页数:23
上一章介绍了组合逻辑电路的分析与设计方法。随着微电子技术的发展,现在许多常 用的组合逻辑电路都有现成的集成模块,不需要我们用门电路设计。本章将介绍编码器 译码器、数据选择器、数值比较器、加法器等常用组合逻辑集成器件,重点分析这些器件 的逻辑功能、实现原理及应用方法
文档格式:PPS 文档大小:63KB 文档页数:3
目录 第1章绪论 第2章逻辑代数基础 第3章逻辑门电路 第4章集成触发器 演示文 第5章脉冲信号的产生与整形 第6章组合逻辑电路 第7章时序逻辑电路 第8章数模与模数转换器 第9章半导体存储器 第10章可编程逻辑器件
文档格式:PPT 文档大小:500KB 文档页数:27
分析清楚时序电路的输入条件和输出条件,确定有多少种 输入信息的历史情况,由相应的电路状态记忆,从而确定 原始状态图的状态数 把每一个状态作为电路当时所处的现在状态,根据设计要 求和各种可能的输入情况,确定该时刻的现在的输出和下 一时刻电路的下一个状态,画出状态转换线,注明输入和 输出,完成原始状态图。可多设几个状态,不要发生遗漏 和错误
文档格式:PPT 文档大小:264KB 文档页数:22
第九章数模与模数转换电路 9.1D/A转换器 一D/A转换器的基本原理 对于有权码,先将每位代码按其权的大小转换成相应的模拟量,然后将这些模拟量相加,即可得到与数字量成正比的总模拟量,从而实现了数字/模拟转换
文档格式:PPTX 文档大小:337.42KB 文档页数:16
6.7.1 时序可编程逻辑器件中的宏单元 6.7.2 时序可编程逻辑器件的主要类型 6.7.3 通用阵列逻辑GAL
文档格式:PPT 文档大小:787.5KB 文档页数:51
2-1典型TTL与非门工作原理 2-2其它类型TTL门电路 2-3ECL集成逻辑门 2-4PL集成逻辑门 2-5mos集成逻辑门 2-6接口问题
首页上页6667686970717273下页末页
热门关键字
搜索一下,找到相关课件或文库资源 972 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有