点击切换搜索课件文库搜索结果(133)
文档格式:PDF 文档大小:336.17KB 文档页数:2
中国地质大学(武汉):《数字逻辑实验》课程教学资源(实验内容)实验六 译码器和数据选择器(综合性)
文档格式:PPT 文档大小:312KB 文档页数:12
15.2.1 编码器(Encoder) 15.2.2 译码器(Decoder)
文档格式:PPT 文档大小:5.41MB 文档页数:191
3.1组合逻辑电路特点及表示方法 3.2 SSI组合电路的分析与设计 3.3常用组合逻辑电路 3.4译码器 3.5 数据分配器和数据选择器 3.6 数值比较电路
文档格式:PPT 文档大小:1.9MB 文档页数:107
4.1组合逻辑电路的分析与设计方法 4.2加法器 4.3数值比较器 4.4编码器 4.5译码器 4.6数据选择器 4.7数据分配器
文档格式:PDF 文档大小:2.21MB 文档页数:222
目前,数字技术已渗透到科研、生产和人们日常生活的各个领域。从计算机到家用电 器,从手机到数字电话,以及绝大部分新研制的医用设备、军用设备等,无不尽可能地采 用了数字技术。 数字系统是对数字信息进行存储、传输、处理的电子系统。 通常把门电路、触发器等称为逻辑器件,将由逻辑器件构成,能执行某单一功能的 电路,如计数器、译码器、加法器等,称为逻辑功能部件,把由逻辑功能部件组成的能实 现复杂功能的数字电路称数字系统
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:PPT 文档大小:1.59MB 文档页数:90
5.1 加法器 5.2 数值比较器 5.3 编码器 5.4 译码器 5.5 数据选择器 5.6 数据分配器
文档格式:PPT 文档大小:1.41MB 文档页数:102
3.1 由基本逻辑门构成的组合电路的分析和设计 3.1.1 组合电路的一般分析方法 3.1.2 组合电路的一般设计方法 3.2 MSI构成的组合逻辑电路 3.2.1 自顶向下的模块化设计方法 3.2.2 编码器 3.2.3 译码器 3.2.4 数据选择器 3.2.5 数据分配器 3.2.6 算术运算电路 3.2.7 数值比较器 3.3 组合电路设计举例: 算术逻辑单元(ALU) 3.4 组合逻辑电路中的冒险 3.4.1 产生冒险的原因 3.4.2 消去冒险的方法
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:1.03MB 文档页数:62
7.1 组合逻辑电路的分析与设计 7.2 加法器与数值比较器 7.3 编码器 7.4 译码器 7.5 数据选择器与数据分配器
首页上页4567891011下页末页
热门关键字
搜索一下,找到相关课件或文库资源 133 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有