点击切换搜索课件文库搜索结果(8101)
文档格式:DOC 文档大小:22KB 文档页数:1
同济大学《机械设计》电子教材: 带传动自动张紧图
文档格式:PPT 文档大小:842KB 文档页数:21
教材分析 教法设计 学法指导 教学过程 板书设计
文档格式:DOC 文档大小:140.5KB 文档页数:11
一、综合设计 一些用同步时序电路设计技术设计的专用或常用数字电路和系统列示如下: 1.序列识别器。(前述) 例:精确识别序列0010。(即至少一个1后开始检测)
文档格式:DOC 文档大小:160KB 文档页数:14
一、状态分配(State assignment) 非常不幸虽然状态分配是重要的,但其处理又是非常棘手的。 原因:1.随状态数的增加,可能的分配方案数急剧增大; 2.没有找到一个简单有效的方法从中选择最佳方案
文档格式:DOC 文档大小:1.36MB 文档页数:16
状态化简(Reduction of State) 在根据文字描述的设计要求建立原始状态 图的过程中,由于状态设置的考虑与方法不 同,可能得到多种形式的原始状态图。但只要 过程正确,所得的各种形式原始状态图都是正 确的,但状态图中的状态数和结构可能存在较 大差别
文档格式:DOC 文档大小:2.52MB 文档页数:27
4.1概述 时序电路的定义: 电路任何一时刻的输出值不仅与该时刻输入变量的取值有关,而且与输入变量的输入序列有关,即与输入变量的历史情况有关,我们称之为时序电路 例:电梯工作过程
文档格式:DOC 文档大小:75.5KB 文档页数:10
用状态表的方法设计大型复杂的数字系统 (有时甚至是简单的数字逻辑问题)是十分困难的,甚至是不可能的。原因是状态数大的惊人
文档格式:DOC 文档大小:236KB 文档页数:15
第5章通用时序电路模块及应用 5.4计数器 一、计数器是按预定状态序列变化以表征触发时钟脉冲输入个数的时序逻辑模块。 二、计数器主要由触发器构成,附加逻辑除使触发器按预定状态序列变化,还使计数器具有清0、使能、加载等功能。 三、在数据的寄存上寄存器与计数器相似。寄存器着重于数据的存储与操作,计数器强调数据序列变化,其在数字系统的操作控制方面有重要应用
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:DOC 文档大小:786.5KB 文档页数:22
3.多路选择器(Multiplexers)可用于构成总线和交换机等。 一、多输入,单输出(多路开关)。从一组数据源选择一个送到输出
首页上页801802803804805806807808下页末页
热门关键字
搜索一下,找到相关课件或文库资源 8101 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有