点击切换搜索课件文库搜索结果(1139)
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:DOC 文档大小:0.99MB 文档页数:60
目录 第一部分实验基础知识 一.实验的基本过程 二.实验操作规范和故障检查方法 三数字集成电路概述、特点及使用须知 四.数字逻辑电路的测试方法
文档格式:PPT 文档大小:724KB 文档页数:22
一、数字直接控制器定义 直接数字控制器DDC(Driect Digital Controller)又称下位机所有的控制逻辑均由微信号处理器,并以各控制器为基础完成
文档格式:PPT 文档大小:459KB 文档页数:15
ECL门的优点是速度快,因为它不用饱和态。 另一优点是工作电流平稳,没有动态尖峰。ECL门的缺点是高、低电平太接近(约0.8V) 抗干扰能力差。另一个缺点是功耗较大
文档格式:PPT 文档大小:600KB 文档页数:20
(一)、CMOS反相器工作原理 CMOS电路的结构特点是: 一个N沟道管和一个P沟道管配 G 对使用,即N、P互补(Comp- T lementary)
文档格式:PPT 文档大小:922KB 文档页数:20
同步计数器由若干个触发器组成,触发器的时钟端 都连在一起,触发器输出是同步更新的,因此称为同步 计数器。 由多个触发器的输出构成二进制计数值的各位,其 变化符合计数规律,加1或减1
文档格式:PPT 文档大小:878KB 文档页数:20
前面我们的例题,就是采用小规模器件进行设计的 下面我们再举两个例题,进一步熟悉这种设计方法 例7-10设计二一十进制同步计数器(十进制值按 5121码规律设计)
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:PPT 文档大小:1.74MB 文档页数:126
解:(1)分析电路结构:该电路是由七个与非门及一 个JKFF组成,且CP下降沿触发,属于米勒电路,输 入信号X1,X2,输出信号Z
文档格式:PPT 文档大小:1.79MB 文档页数:58
一、计数器的概念 1. 什么叫计数? 计数:统计脉冲的个数。 2. 什么叫计数器? 计数器:实现计数功能的时序部件
首页上页8687888990919293下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1139 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有