点击切换搜索课件文库搜索结果(1041)
文档格式:PPT 文档大小:1.09MB 文档页数:77
• 1 学习时序逻辑电路的分析方法; • 2学习时序逻辑电路的设计方法; • 3学习中规模集成电路的应用;计数器、寄存器、移位寄存器、顺序脉冲发生器等
文档格式:PPT 文档大小:448.5KB 文档页数:21
本章主要介绍的两部分内容: 1.信号处理电路: ⑴施密特触发器 ⑵单稳态触发器 ①.用门电路构成的单稳 ②.ASIC(专用芯片)单稳 ③.用IC.555芯片产生单稳态触发器 2. 波形发生电路: ⑴.用门电路构成的波形发生电路 ⑵.施密特型多谐振荡器 ⑶.石英晶体多谐振荡器 ⑷.IC.555多谐振荡器
文档格式:PPT 文档大小:1MB 文档页数:26
8.1 存储设备的分类 8.2 只读存储器ROM 8.3 PROM 8.4 可擦写PROM 8.5 ROM的应用 8.6 RAM(随机访问存储器或叫读写存储器)
文档格式:PPT 文档大小:1.97MB 文档页数:67
本章讨论几种常用的时序模块,如计数器、寄存器、移位寄存器以及由它们组成的序列信号发生器等。 计数器可分为同步、异步两种;同步计数器的工作频率高,异步计数器电路简单。 移位寄存器分为左移、右移及双向。 第一节 计数器 一、四位二进制同步计数器 二、四位二进制可逆计数器 三、中规模异步计数器 第二节 寄存器 第三节 序列码发生器 第四节 序列码发生器 一、反馈型序列码发生器 二、计数器型序列码发生器 第五节 时序模块的应用
文档格式:PPT 文档大小:1.34MB 文档页数:26
6.1 设计时序逻辑电路的原则 6.2 时序逻辑电路的设计方法与步骤 6.3 同步时序逻辑电路设计 (时钟同步状态机的设计)
文档格式:PPT 文档大小:1.38MB 文档页数:87
Sec2.1 CMOS 反向器 • 1.CMOS逻辑电路的逻辑电平 • 2.CMOS 反向器 Sec 2.2 CMOS 逻辑门 ➢ CMOS 与非门 ➢ CMOS 或非门 ➢ CMOS 同向缓冲逻辑门 ➢ 与-或-非门 ➢ 异或门 ➢ 三态门 Sec2.3.异或门和其他逻辑门 • 1. 异或门及其应用 • 2. 传输门及其应用 • 3. 三态门 • 4. 漏极开路门 • 5. “线与”逻辑
文档格式:DOC 文档大小:981KB 文档页数:6
5.1.1分析图题5.1.1所示电路的功能,列出功能表 5.1.2用基本RS触发器消除手动开关因机械振动而产生的电压、电流波形毛刺的电路如图题5.1.2所示,试画出在按钮开关S由位置A到B有触点振动时,触发器Q、Q端的波形
文档格式:PPT 文档大小:1.39MB 文档页数:48
第一节 可编程逻辑器件PLD概述 第二节 可编程逻辑阵列PLA(略) 第三节 可编程阵列逻辑(PAL) 第四节 通用阵列逻辑(GAL) 第五节 可擦除可编程逻辑器件(EPLD) 第六节 现场可编程门阵列(FPGA)
文档格式:DOC 文档大小:212.5KB 文档页数:18
这一章,介绍一种新的逻辑部件--触发器触发器的“新”在于它具有“记忆功 能,它是构成时序逻辑电路的基本单元。本章首先介绍基本RS触发器的组成原理、特点 和逻辑功能。然后引出能够防止“空翻”现象的主从触发器和边沿触发器。同时,较详细 地讨论RS触发器、JK触发器、D触发器T触发器、T触发器的逻辑功能及其描述方 法。最后,通过一个实例帮你进一步体会触发器的“记忆”功能
文档格式:DOC 文档大小:295KB 文档页数:27
在第一章里,我们初步认识了与、或、非三种基本逻辑运算和与非、或非、异或等常 用逻辑运算,在那里,这些运算关系都是用逻辑符号来表示的。而在工程中每一个逻辑符 号都对应着一种电路,并通过集成工艺作成一种集成器件,称为集成逻辑门电路,逻辑符 号仅是这些集成逻辑门电路的“黑匣子\。本章将逐步揭开这些“黑匣子”的奥秘,介绍集 成逻辑门电路的两种主要类型TL和MO门电路的工作原理、逻辑功能及外部特性,同 时对内部结构也作一简要介绍
首页上页96979899100101102103下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1041 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有