点击切换搜索课件文库搜索结果(32)
文档格式:PPT 文档大小:1MB 文档页数:72
6.1 脉冲异步时序逻辑电路 6.2 电平异步时序逻辑电路 6.2.1 概述 6.2.2 电平异步时序逻辑电路的分析 6.2.3 电平异步时序逻辑电路反馈回路间的竞争 6. 3 电平异步时序逻辑电路的设计
文档格式:PPT 文档大小:1MB 文档页数:73
第六章异步时序逻辑电路 异步时序逻辑电路中没有统一的时钟脉冲信号,电路状态的改变是外部输入信号变化直接作用的结果。 根据电路结构和输入信号形式的不同,异步时序逻辑电 路可分为脉冲异步时序逻辑电路和电平异步时序逻辑电路两 种类型。 两类电路均有 MealyMoore型和型两种结构模型
文档格式:PPT 文档大小:598KB 文档页数:47
同步时序逻辑电路采用时钟脉冲对电路进行控制,由时钟脉冲决定 电路状态的转换。 异步时序逻辑电路不采用时钟脉冲控制,电路状态改变仅受输入信 号的控制。可分为脉冲异步时序逻辑电路和电平异步时序逻辑电路
文档格式:PPT 文档大小:781KB 文档页数:77
5.1 异步时序逻辑电路的特点及模型 5.2 脉冲异步时序逻辑电路 5.3 电平异步时序逻辑电路的分析与设计
文档格式:PPT 文档大小:501KB 文档页数:30
设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件
文档格式:PPT 文档大小:300.5KB 文档页数:29
异步时序逻辑电路的特点及模型 1.同步时序逻辑电路的特点 各触发器的时钟端全部连接在一起,并接在系统时钟端;只有当时钟脉冲到来时,电路的状态才能改变;改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化;状态表中的每个状态都是稳定的
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:PPT 文档大小:2.43MB 文档页数:56
同济大学:《逻辑网络》课程电子教案(PPT课件)异步时序电路分析与设计 Introduction to asynchronous circuits design
文档格式:PPT 文档大小:1.83MB 文档页数:54
复旦大学电子工程系:数字逻辑基础_第5章 异步时序电路
文档格式:PDF 文档大小:335.9KB 文档页数:5
北京大学:《数字逻辑电路 Digital Circuits》课程授课电子教案_第五章 时序电路分析与设计(三)异步时序电路分析与设计
1234下页
热门关键字
搜索一下,找到相关课件或文库资源 32 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有