点击切换搜索课件文库搜索结果(23)
文档格式:PPT 文档大小:1.12MB 文档页数:132
一、硬件描述语言(HDL) 1.VHDL:VHSIC Hardware Description Language; VHSIC : Very High Speed Integrated Circuit;
文档格式:PPT 文档大小:419KB 文档页数:25
数字电路模块的VHDL设计 一、组合模块的设计 二、时序模块的设计 三、存储模块的设计
文档格式:PDF 文档大小:129.29KB 文档页数:18
数字电路CAD工具(较成熟,自动化程度高): FPGA Gate Array Standardsell VHDL 系统综合
文档格式:PPT 文档大小:3.22MB 文档页数:306
第一章 VHDL的程序结构和软件操作 第二章 数据类型与数据对象的定义 第三章 并行赋值语句 第四章 顺序赋值语句 第五章 组合逻辑电路的设计 第六章 时序逻辑电路的设计 第七章 子程序、库和程序包 第八章 CPLD和FPGA的结构与工作原理 第九章 数字钟电路的设计
文档格式:PDF 文档大小:133.01KB 文档页数:10
基本门电路的设计(采用数据流设计 ) 基本门电路表达简单逻辑关系,采用简单的赋值语句就能方 便地实现;没有必要采用更复杂的结构
文档格式:PPT 文档大小:174.5KB 文档页数:43
简介一一背景 传统数字电路设计方法不适合设计大规模的系 统。工程师不容易理解原理图设计的功能。 众多软件公司开发研制了具有自己特色的电路 硬件描述语言(Hardware Description Language,HDL),存在着很大的差异,工程师 一旦选用某种硬件描述语言作为输入工具,就 被束缚在这个硬件设计环境之中。因此,硬件 设计工程师需要一种强大的、标准化的硬件描 述语言,作为可相互交流的设计环境
文档格式:PPT 文档大小:964KB 文档页数:122
一、传统的硬件设计方法 二、传统的设计方法是自下而上的设计方法 三、采用通用的元器件 四、后期进行仿真,浪费大,设计周期长 五、主要设计文件是电路原理图,可读性差,文件量大
文档格式:PPT 文档大小:71.5KB 文档页数:3
一、逻辑代数基础 二、组合逻辑电路 三、常用集成时序逻辑器件及应用 四、脉冲波形的产生与变换 五、存储器和可编程逻辑器件 六、集成逻辑门 七、触发器 八、时序逻辑电路 九、用VHDL进行数字系统设计
文档格式:PPT 文档大小:513.5KB 文档页数:93
• 1.MSI的应用 • 2.组合逻辑电路的分析方法 • 3.组合逻辑电路的设计方法 Sec3.1 概述 Sec3.2 组合逻辑电路的分析方法 Sec3.3 组合逻辑电路的设计方法 Sec.3.5 多路选择器 Sec3.6 译码器 Sec.3.7 组合逻辑电路的VHDL设计方法 • Sec3.7.1 VHDL设计语言 • Sec3.7.2 用VHDL设计全加器 • Sec3.7.3 VHDL多路选择器设计 • Sec3.7.4 VHDL设计译码器方法
文档格式:PPT 文档大小:481.5KB 文档页数:30
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
123下页
热门关键字
搜索一下,找到相关课件或文库资源 23 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有