esTc 设计中 电子设计自动化技术 教师:李平教授(博导) Email: pliQuestc. edu.cn Te:83201794
设计中心 电子设计自动化技术 教师:李平教授(博导) Email: pli@uestc.edu.cn Tel: 83201794
esTc 设计中 电子设计自动化技术 第七章 组合逻辑电路设计 时序逻辑电路设计
设计中心 电子设计自动化技术 第七章 组合逻辑电路设计 时序逻辑电路设计
esTc 设计中 内容提要 ·组合逻辑电路设计 时序逻辑电路设计
设计中心 内容提要 • 组合逻辑电路设计 • 时序逻辑电路设计
esTc 设计中 Recall: Combinatorial Logic Combinatorial Logic if Outputs at a specified time are a function only of the inputs at that time e.g. decoders, multiplexers and adders LPM DIRECTION= LPM PIPELINE LPM REPRESENTATION ONE INPUT IS CONSTANT= LPM ADD SUB Output change bataan instantly when resul uTPUT result[3. 0] input change b30
设计中心 Recall: Combinatorial Logic • Combinatorial Logic if – Outputs at a specified time are a function only of the inputs at that time • e.g. decoders, multiplexers and adders Output change instantly when input change
esTc 设计中 组合逻辑电路设计实例 简单门电路(例7—1,2,3,4) 加法器(作业.) 编码译码器(例7-5,6) 多路处理器(例7—7,8)
设计中心 组合逻辑电路设计实例 • 简单门电路(例7—1,2,3,4) • 加法器(作业……) • 编码译码器(例7—5,6) • 多路处理器(例7—7,8)
esTc 设计中 简单门电路设计 三输入与门 方法一:布尔表达式 方法二:逻辑真值描述
设计中心 简单门电路设计 • 三输入与门 方法一:布尔表达式 方法二:逻辑真值描述
esTc 设计中 方法一:布尔表达式 IBRARY EEE. USE EEE STD LOG1C 1164.ALLI ENTITY and3 Is PORT(a, b, C: IN STD_ LOGIC; y: OUT STD LOGIC); END and3 ARCHITECTURE and3 oF and3 s BEGIN y <=(a AND b AND C); END and3 1
设计中心 方法一:布尔表达式 LIBRARY IEEE; USE IEEE.STD_LOG1C_1164.ALL; ENTITY and3 IS PORT (a, b, c : IN STD_LOGIC; y : OUT STD_LOGIC); END and3; ARCHITECTURE and3_1 OF and3 IS BEGIN y <= (a AND b AND c) ; END and3_1;
esTc 设计中 方法二:逻辑真值描述 LIBRARY EEE. USE EEE STD LOGIC 1164ALL ENTITY and3 S PORT (a, b, C: IN STD LOGIC; y: OUT STD_ LOGIC) END and3. ARCHITECTURE and3 2 oF and3 s BEGIN t4: PROCESS (a, b, c) VARIABLE comb: STD_ LOGIC_ VECTOR(2 DOWNTO 0); BEGIN comb=a&b&CI
设计中心 方法二:逻辑真值描述 LIBRARY IEEE; USE IEEE STD_LOGIC_1164.ALL; ENTITY and3 IS PORT (a,b,c : IN STD_LOGIC; y : OUT STD_LOGIC); END and3; ARCHITECTURE and3_2 OF and3 IS BEGIN t4: PROCESS (a,b,c) VARIABLE comb:STD_LOGIC_VECTOR(2 DOWNTO 0); BEGIN comb := a & b & c;
esTc 设计中 方法二:逻辑真值描述线) CASE comb Is WHEN“000”=>yyy≤=0 WHEN“011”=>yy≤=0 WHEN“101”=>y≤=0 WHEN“110”=>y≤=0; WHEN“111”=>yy <=X END CASE END PROCESS END and3 2
设计中心 方法二:逻辑真值描述(续) CASE comb IS WHEN “000” => y y y y y y y y y <=‘X’; END CASE; END PROCESS; END and3_2;
esTc 设计中 编码译码器设计 三八译码器 优先级编码器
设计中心 编码译码器设计 • 三八译码器 • 优先级编码器