当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

中国水利水电出版社:《数字电子技术》课程教学资源(PPT课件讲稿)第7章 半导体存储器

资源类别:文库,文档格式:PPT,文档页数:46,文件大小:1.84MB,团购合买
7.1半导体存储器的分类 7.2存储器的组成 7.3存储器的主要技术指标 7.4只读存储器(ROM) 7.5随机存储器(RAM) 7.6存储器的扩展
点击下载完整版文档(PPT)

数字电子技术 第7章半导体存储器 范立南代红艳恩莉刘明丹 中国水利水电出版社

第7章 半导体存储器 数字电子技术 第7章 半导体存储器 范立南 代红艳 恩莉 刘明丹 中国水利水电出版社

第7章半导体存储器 击击击 第7章半导体存储器 71半导体存储器的分类 72存储器的组成 73存储器的主要技术指标 74只读存储器(ROM) 75随机存储器(RAM) 76存储器的扩展

第7章 半导体存储器 第7章 半导体存储器 7.1 半导体存储器的分类 7.2 存储器的组成 7.3 存储器的主要技术指标 7.4 只读存储器(ROM) 7.5 随机存储器(RAM) 7.6 存储器的扩展

第7章半导体存储器 71半导体存储器的分类 半导体存储器的种类很多,但一般按使用 功能分两大类: 只读存储器:Read- only memory,简称ROM °随机存储器: Random Access memory,简称 RAM

第7章 半导体存储器 7.1 半导体存储器的分类 ➢半导体存储器的种类很多,但一般按使用 功能分两大类: • 只读存储器:Read-only Memory,简称ROM • 随机存储器:Random Access Memory,简称 RAM

第7章半导体存储器 击击击击击 ROM可分为以下几种: 固定(掩模)ROM PROM:可编程ROM( Programable ROM) EPROM:可擦除可编程ROM( Erasable PROM EEPROM/ E2PROM:电可擦除可编程 ROMEclectically Erasable PROM) 闪存FM: Flash memory

第7章 半导体存储器 ➢ROM可分为以下几种: • 固定(掩模)ROM • PROM:可编程ROM(Programable ROM) • EPROM : 可 擦 除 可 编 程 ROM(Erasable PROM) • EEPROM / E2PROM : 电 可 擦 除 可 编 程 ROM(Eclectically Erasable PROM) • 闪存FM:Flash Memory

第7章半导体存储器 击击击击击 RAM分为 静态RAM: Static ram简称SRAM 动态RAM: Dynamic RaM简称DRAM

第7章 半导体存储器 ➢RAM分为 • 静态RAM:Static RAM 简称SRAM • 动态RAM:Dynamic RAM简称DRAM

第7章半导体存储器 72存储器的组成 半导体存储器 般由存储矩 存请器 /写放大器 数据寄存器 数据线 阵、地址选择 电路、输入/输 出电路和控制 和·,, 电路构成 匚地址译器[芭断电路了 个 RD WR MREQ 地址寄存器 读写存 请求 地址线

第7章 半导体存储器 7.2 存储器的组成 • 半导体存储器 一般由存储矩 阵、地址选择 电路、输入/输 出电路和控制 电路构成

第7章半导体存储器 7.3存储器的主要技术指标 存储容量 存储器(或存储器芯片)存放二进制信息 的总位数,即存储容量=存储单元数×每个单 元的位数(或数据线位数) 存取时间 从CPU给出有效的存储器地址启动一次存 储器读/写操作,到该操作完成所经历的时间 存取周期 连续启动两次独立的存储器读/写操作所需 前最小间隔时间

第7章 半导体存储器 7.3 存储器的主要技术指标 • 存储容量 存储器(或存储器芯片)存放二进制信息 的总位数,即存储容量=存储单元数×每个单 元的位数(或数据线位数) • 存取时间 从CPU给出有效的存储器地址启动一次存 储器读/写操作,到该操作完成所经历的时间 • 存取周期 连续启动两次独立的存储器读/写操作所需 的最小间隔时间

第7章半导体存储器 74只读存储器(ROM 地 地址译码器 存储矩阵 输出缓冲器 据出 态 控制 ROM的结构框图

第7章 半导体存储器 7.4 只读存储器(ROM) ROM的结构框图

第7章半导体存储器 击击击 地址 W 地址 输入 储矩陣×M 译W-2 2 Wn 码 Z字乙位结构 缓冲级 FFF

第 7 章 半导体存储器 A 0 A 1 W0 W1 … An-2 An-1 地址译码 W2 - 2 W2 - 1 nn… 存 储 矩 阵N × M … 缓 冲 级… F 1 F2 Fn 地 址 输 入 N 字M 位ROM 结构

第7章半导体存储器 地址译码器 R R R R 态控 输出缓冲级 极管ROM结构图

第7章 半导体存储器 地 址 译 码 A0 器 A1 三态控制 输出缓冲级 D3 D2 D1 D0 R R R R W0 W1 W2 W3 二极管ROM结构图

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共46页,可试读16页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有