点击切换搜索课件文库搜索结果(231)
文档格式:PPT 文档大小:4.14MB 文档页数:144
• 7.1 数字滤波器设计的基本要求 • 7.2 线性相位滤波器的特性 • 7.3 设计FIR滤波器的窗函数法 • 7.4 设计FIR滤波器频率样本法 • 7.5 FIR滤波器的最优设计法 • 7.6 FIR滤波器设计的一些深入问题
文档格式:DOC 文档大小:906.5KB 文档页数:14
同步时序电路设计是其分析的逆过程,是根据对电路逻辑功能的要求设计出具体的时序 逻辑电路。 同步时序电路是由触发器和组合逻辑构成,其设计就是选择触发器和寻找组合电路, 并将二者有机连接构造出满足设计要求的时序逻辑电路的过程
文档格式:PPT 文档大小:1.34MB 文档页数:26
6.1 设计时序逻辑电路的原则 6.2 时序逻辑电路的设计方法与步骤 6.3 同步时序逻辑电路设计 (时钟同步状态机的设计)
文档格式:PDF 文档大小:5.03MB 文档页数:30
实验一基本门电路逻辑功能测试 实验二加法器的设计与应用 实验三译码器和数据选择器的设计及应用 实验四优先编码器的设计(EWB) 实验五触发器的设计及应用 实验六计数器的设计 实验七555定时器
文档格式:PPT 文档大小:714KB 文档页数:63
6.5同步时序逻辑电路的设计 同步时序逻辑电路设计又称同步时序逻辑电路 综合,其基本指导思想是用尽可能少的触发器和门 电路来完成设计。 6.5.1同步时序电路设计的一般步骤 1.作原始状态图和状态表; 2.对原始状态表化简; 3.状态分配; 4.选定触发器;5.求出输出函数和激励函数表达式; 6.画出逻辑电路图
文档格式:PPT 文档大小:1.61MB 文档页数:181
8.1 硬件设计概述 8.2 DSP系统的基本设计 8.3 DSP的电平转换电路设计 8.4 DSP存储器和I/O的扩展 8.5 DSP与A/D和D/A转换器的接口 8.6 DSP系统的硬件设计实例
文档格式:PDF 文档大小:1.08MB 文档页数:35
设计与实现一个数字下变频器(DDC),完成系统结构及其组成模块的设计与实现,利用MATLAB开展系统级和模块级的进行仿真,编写FPGA程序,对硬件算法进行仿真,最后在实验平台验证设计结果
文档格式:PPT 文档大小:4.77MB 文档页数:51
◼10.1 典型DSP板的硬件设计 ◼10.2 CPLD电路模块设计 ◼10.3 DSP板测试程序 ◼10.4 综合设计实例1: 自适应系统辨识 ◼10.5 综合设计实例2: 数字式有源抗噪声耳罩
文档格式:PPT 文档大小:2.01MB 文档页数:47
◼10.1 典型DSP板的硬件设计 ◼10.2 CPLD电路模块设计 ◼10.3 DSP板测试程序 ◼10.4 综合设计实例1: 自适应系统辨识 ◼10.5 综合设计实例2: 数字式有源抗噪声耳罩
文档格式:PPT 文档大小:4.8MB 文档页数:54
◼10.1 典型DSP板的硬件设计 ◼ 10.1.1 概述 ◼ 10.1.2基本电路模块 ◼ 10.1.3 FLASH电路模块 ◼ 10.1.4 SDRAM电路模块 ◼ 10.1.5 数模转换电路 ◼ 10.1.6 SD卡接口电路 ◼ 10.1.7 USB接口电路 ◼ 10.1.8 自启动电路模块 ◼10.2 CPLD电路模块设计 ◼10.3 DSP板测试程序 ◼10.4 综合设计实例1: 自适应系统辨识 ◼10.5 综合设计实例2: 数字式有源抗噪声耳罩
首页上页89101112131415下页末页
热门关键字
搜索一下,找到相关课件或文库资源 231 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有