点击切换搜索课件文库搜索结果(990)
文档格式:PDF 文档大小:883.83KB 文档页数:116
4.0 引言(Introduction) 4.1 组合逻辑电路的分析(Analysis ) 4.2 组合逻辑电路的设计(Design) 4.4 典型的组合逻辑集成电路 4.3 组合逻辑电路中的竟争冒险 4.5 组合可编程逻辑器件(PLD)
文档格式:PDF 文档大小:736.64KB 文档页数:105
3.0 概述 3.1 晶体管的开关特性 3.2 TTL逻辑门电路 3.3 MOS逻辑门电路 3.4 逻辑门电路使用中的几个实际问题 3.5 正负逻辑及逻辑符号的变换
文档格式:PPT 文档大小:1.39MB 文档页数:48
第一节 可编程逻辑器件PLD概述 第二节 可编程逻辑阵列PLA(略) 第三节 可编程阵列逻辑(PAL) 第四节 通用阵列逻辑(GAL) 第五节 可擦除可编程逻辑器件(EPLD) 第六节 现场可编程门阵列(FPGA)
文档格式:PPT 文档大小:1.38MB 文档页数:87
Sec2.1 CMOS 反向器 • 1.CMOS逻辑电路的逻辑电平 • 2.CMOS 反向器 Sec 2.2 CMOS 逻辑门 ➢ CMOS 与非门 ➢ CMOS 或非门 ➢ CMOS 同向缓冲逻辑门 ➢ 与-或-非门 ➢ 异或门 ➢ 三态门 Sec2.3.异或门和其他逻辑门 • 1. 异或门及其应用 • 2. 传输门及其应用 • 3. 三态门 • 4. 漏极开路门 • 5. “线与”逻辑
文档格式:PPT 文档大小:530.5KB 文档页数:79
第六章时序逻辑电路 6.1时序逻辑电路的基本概念 一、时序逻辑电路的结构及特点 时序逻辑电路———任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原状态有关。 时序电路的特点: (1)含有具有记忆元件(最常用的是触发器) (2)具有反馈通道
文档格式:PPT 文档大小:868.5KB 文档页数:47
3.1逻辑代数 3.2逻辑函数的卡诺图化简法 3.3组合逻辑电路的分析方法 3.4组合逻辑电路的设计方法 3.5组合逻辑电路中的竞争冒险
文档格式:PPT 文档大小:1.41MB 文档页数:102
3.1 由基本逻辑门构成的组合电路的分析和设计 3.1.1 组合电路的一般分析方法 3.1.2 组合电路的一般设计方法 3.2 MSI构成的组合逻辑电路 3.2.1 自顶向下的模块化设计方法 3.2.2 编码器 3.2.3 译码器 3.2.4 数据选择器 3.2.5 数据分配器 3.2.6 算术运算电路 3.2.7 数值比较器 3.3 组合电路设计举例: 算术逻辑单元(ALU) 3.4 组合逻辑电路中的冒险 3.4.1 产生冒险的原因 3.4.2 消去冒险的方法
文档格式:PPT 文档大小:5.9MB 文档页数:50
8.1 概述 8.2 PLA可编程逻辑阵列 8.3 PAL可编程阵列逻辑 8.4 GAL通用阵列逻辑 8.5 可擦除的可编程逻辑器件EPLD 8.6 FPGA现场可编程门阵列 8.7 PLD的编程 8.8 在系统可编程逻辑器件ISP-PLD(Lattice公司为例)
文档格式:PPT 文档大小:1.03MB 文档页数:65
第五章同步时序逻辑电路 本章知识要点: 一、时序逻辑电路的基本概念; 二、同步时序逻辑电路的分析和设计方法; 三、典型同步时序逻辑电路的分析和设计
文档格式:PPT 文档大小:837.5KB 文档页数:40
在数字电路中,我们要研究的是电路的输 入输出之间的逻辑关系,所以数字电路又称逻 辑电路,相应的研究工具是逻辑代数(布尔代 数)。 在逻辑代数中,逻辑函数的变量只能取两 个值(二值变量),即0和1,中间值没有意义, 这里的0和1只表示两个对立的逻辑状态,如电 位的低高(0表示低电位,1表示高电位)、开 关的开合等
首页上页1011121314151617下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有