8.1概迷 数字集成电路分类:通用型、专用型 专用集成电路AS|C:为某种专门用途而设计的集成电路 可编程逻辑器件:通用器件、逻辑功能由用户设定 基本PLD器件的原理结构图 输入 输入 或 输出 输 缓冲 亠阵 阵 缓冲 电路 路/:的
8.1 概 述 输入 缓冲 电路 与 阵 列 或 阵 列 输出 缓冲 电路 输 入 输 … … 出 基本PLD器件的原理结构图 数字集成电路分类:通用型、专用型 专用集成电路ASIC:为某种专门用途而设计的集成电路 可编程逻辑器件:通用器件、逻辑功能由用户设定
可编程逻辑器件PLD的发展历程 O和器件 器件 器 内嵌复杂 件器 器 功能模块 件器件 的SoPC 件 70年代 80年代 90年代
可编程逻辑器件PLD的发展历程 70年代 80年代 90年代 PROM 和PLA 器 件 FPLA 器 件 GAL 器 件 FPGA 器 件EPLD 器 件 CPLD 器 件 内嵌复杂 功能模块 的SoPC
可编程逻辑器件的分类 按集成度(PLD)分类 可编程逻辑器件(PLD) 简单PLD 复杂PLD PROMI PLA PAL GALI FPGA
可编程逻辑器件的分类 按集成度(PLD)分类 可编程逻辑器件(PLD) 简单 PLD 复杂 PLD PROM PLA PAL GAL CPLD FPGA
FPGA- Field Programmable Gate Array CPLD-Complex Programmable Logic Device
FPGA - Field Programmable Gate Array CPLD - Complex Programmable Logic Device
常用逻辑门符号与现有国标符号的对照 非门 与门 或门 异或门 常用符号 合>|>F A 国标符号 A_& A-》1 A-= A 逻辑表达式 A=NOT A F=A.B F=A+B F=A⊕B
常用逻辑门符号与现有国标符号的对照
321电路符号表示 A A A A F=ABD DO-A A BC D 图3-4PLD的互补缓冲器图3-5PLD的互补输入图3-6PLD中与阵列表示 =A+C A B C D 末连接 固定连接可编程连接 图3-7PLD中或阵列的表示 图3-8阵列线连接表示
3.2.1 电路符号表示 图3-4PLD的互补缓冲器 图3-5 PLD的互补输入 图3-6 PLD中与阵列表示 图3-7 PLD中或阵列的表示 图3-8 阵列线连接表示
PROM 用PROM完成半加器逻辑阵列 PROM表达的PLD图阵列 或阵列 (可编程) 或阵列 (可编程) AoA 与阵列(固定) F A1A1 Ao 与阵列(固定) F11F0 F0=A0A1+A041 FI=alA0
PROM PROM表达的PLD图阵列 与阵列(固定) 或阵列 (可编程) A1 A0 A1 A1 A0 A0 F1 F0 用PROM完成半加器逻辑阵列 与阵列(固定) 或阵列 (可编程) A1 A0 A1 A1 A0 A0 F1 F0 1 1 0 0 0 1 0 1 F A A F A A A A = = +
8.2PLA可编程逻辑阵列() PLA逻辑阵列示意图 或阵列 (可编程) 4 Ao 与阵列(可编程)
8.2 PLA可编程逻辑阵列(*) PLA逻辑阵列示意图 与阵列(可编程) 或阵列 (可编程) A1 A0 A1 A1 A0 A0 F1 F0
PLA PLA与PROM的比较 F2 Fo F2|F1
PLA PLA与 PROM的比较 A1 A0 F1 F0 A2 F2 A1 A0 F1 F0 A2 F2
83PAL可编程阵列逻辑 ■双极型工艺制作,熔丝编程方式 ■由可编程的与逻辑阵列、固定的或逻辑阵列和输 出电路三部分组成 ■通过对与逻辑阵列编程可以获得不同形式的组合 逻辑函数。 ■常见的PAL器件中,输入变量最多的可达20个, 与阵列的乘积项有80个,或逻辑阵列输出端最多 有10个,每个或门的输入端最多达到16个
8.3 PAL可编程阵列逻辑 ◼ 双极型工艺制作,熔丝编程方式 ◼ 由可编程的与逻辑阵列、固定的或逻辑阵列和输 出电路三部分组成。 ◼ 通过对与逻辑阵列编程可以获得不同形式的组合 逻辑函数。 ◼ 常见的PAL器件中,输入变量最多的可达20个, 与阵列的乘积项有80个,或逻辑阵列输出端最多 有10个,每个或门的输入端最多达到16个