点击切换搜索课件文库搜索结果(290)
文档格式:PPT 文档大小:921KB 文档页数:11
1、555定时器电路结构 由比较器C1、C2,基本RS 触发器,集电极开路输出 三极管TD三部分组成
文档格式:DOC 文档大小:64.5KB 文档页数:2
1.PROM和PAL的结构是 A.PROM的与阵列固定,不可编程B.POM与阵列、或阵列均不可编程 C.PAL与阵列、或阵列均可编程D.PAL的与阵列可编程 2.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有 A.触发器B.晶体管C.MOS管D.电容
文档格式:PPT 文档大小:501KB 文档页数:30
设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件
文档格式:PPT 文档大小:1.84MB 文档页数:77
一、时序电路(sequential circuit):电路某一时刻的稳定输出不仅取决于当前输入(present input ),还取决于过去输入(past input)。触发器作为记忆元件保存了过去的输入。 二、现态与次态:过去的输入用触发器的内部状态来表示,称为现态(present state);当前输入之后转变后的状态称谓次态(next state)。时序电路在外部激励下改变状态,因此,时序电路就是有限状态自动机。 三、在描述触发器功能时,我们用了Q0表示现态,Q表示次态。下面我们会用更一般的描述,Qn表示现态,Qn+1表示次态
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:6.03MB 文档页数:288
第一章 数制与码制 第二章 逻辑代数基础 第四章 组合逻辑电路 第五章 触发器(Flip — Flop) 第六章 时序逻辑电路 第七章 脉冲信号和变化 第八章 D/A和A/D变换 第九章 半导体存储器 第十章 可编程逻辑器件 第十二章 数字系统设计基础
文档格式:PPT 文档大小:1.44MB 文档页数:61
1、组合逻辑电路基础 布尔代数基本公式,逻辑门,卡诺图 2、计算机中常用的组合逻辑电路 一位加法器,译码器,编码器,多路选择器等 3、时序逻辑电路 D锁存器,D触发器,寄存器 4、时序逻辑电路设计 有限状态机,七段显示十进制数双向计数器设计 5、可编程序逻辑阵列(器件)简介 PLA, PLD
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:PPT 文档大小:702.5KB 文档页数:28
无论是组合电路,还是时序电路,其电路设计的宗 旨是一样的:在达到功能要求的前提下,使电路最稳定、 最简单。 时序逻辑电路的设计思路是:针对某一给定逻辑要 求,选择几个逻辑状态(越少越好)来描述它,再用某 种类型的触发器来实现这一逻辑功能
首页上页1516171819202122下页末页
热门关键字
搜索一下,找到相关课件或文库资源 290 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有