点击切换搜索课件文库搜索结果(760)
文档格式:PDF 文档大小:1.13MB 文档页数:33
4.1 概述 4.2 组合逻辑电路的分析方法 4.3 组合逻辑电路的基本设计方法 4.4 若干常用的组合逻辑电路模块 4.5 层次化和模块化的设计方法 4.6 可编程逻辑器件 4.7 硬件描述语言 4.8 用可编程通用模块设计组合逻辑电路 4.9 组合逻辑电路中的竞争-冒险
文档格式:PDF 文档大小:17.11MB 文档页数:481
第1章 VLSI概论 第1部分 硅片逻辑 第2章 MOSFET逻辑设计 第3章 CMOS集成电路的物理结构 第4章 CMOS集成电路的制造 第5章 物理设计的基本要素 第2部分 从逻辑到电子电路 第6章 MOSFET的电气特性 第7章 CMOS逻辑门电子学分析 第8章 高速CMOS逻辑电路设计 第9章 CMOS逻辑电路的高级技术 第3部分 VLSI系统设计 第10章 用Verilog硬件描述语言描述系统 第11章 常用的VLSI系统部件 第12章 CMOS VLSI引运算电路 第13章 存储器与可编程逻辑 第14章 系统级物理设计 第15章 VLSI时钟和系统设计 第16章 VLSI电路的可靠性与测试
文档格式:PPT 文档大小:116.5KB 文档页数:4
向晶闸管供给触发脉冲的电路,叫触发电路。 (1)单结晶体管触发电路 (2)小容量晶闸管触发电路 (3)晶体管触发电路
文档格式:DOC 文档大小:9.12MB 文档页数:22
第六章放大电路中的反馈 自测题 一、在括号内填入“√”或“×”,表明下列说法是否正确。 (1)若放大电路的放大倍数为负,则引入的反馈一定是负反馈。 () (2)负反馈放大电路的放大倍数与组成它的基本放大电路的放大倍数 量纲相同。() (3)若放大电路引入负反馈,则负载电阻变化时,输出电压基本不 变。 () (4)阻容耦合放大电路的耦合电容、旁路电容越多,引入负反馈后, 越容易产生低频振荡。()
文档格式:PDF 文档大小:131.92KB 文档页数:26
电路 电路模型及集总假设 电路分析的基本变量及参考方向 电路的基本结构与基尔霍夫定律 电阻元件 电压源与电流源 受控源及运算放大器
文档格式:PDF 文档大小:6.2MB 文档页数:105
等效分析方法 初始值和直流稳态值 直流一阶电路三要素法 一阶和二阶动态 电路的时域分析 动态响应的分解与叠加 动态电路方程 动态元件与动态电路 二阶电路固有响应
文档格式:PDF 文档大小:1.16MB 文档页数:47
基本概念和基本规律 线性电路分析方法 动态电路分析 正弦稳态电路分析 磁耦合电路和三相电路
文档格式:PDF 文档大小:2.76MB 文档页数:92
➢ 动态元件与动态电路(电容、电感) ➢ 动态方程与动态响应 (经典法求解动态电路) ➢ 初始值和直流稳态值的计算 ➢ 直流一阶电路三要素法(初始值、稳态值、时间常数) ➢ 动态响应的分解与叠加* ➢ 二阶电路的固有响应 ➢ 动态电路的应用*
文档格式:PDF 文档大小:5.12MB 文档页数:60
5.1 互感元件 5.2 互感电路分析 5.3 变压器电路分析 5.4 三相电路分析
文档格式:PPT 文档大小:5.02MB 文档页数:174
4.1 时序电路概述 4.1.1 时序电路的一般形式 4.1.2 时序电路的分类 4.1.3 时序电路的描述方法 4.2 双稳态元件 4.2.1 S-R 锁存器 4.2.2 /S- /R 锁存器 4.2.3 带使能端的S- R 锁存器 4.2.4 D 锁存器 4.2.5 边沿触发D触发器 4.2.6 主从S-R 触发器 4.2.7 主从J-K 触发器 4.2.8 边沿触发J-K 触发器 4.2.9 T 触发器 4.3 同步时序电路的分析方法 4.4 计数器 4.4.1 二进制串行计数器 4.4.2 二进制同步计数器 4.4.3 用跳越的方法实现任意模数的计数器 4.4.4 强置位计数器 4.4.5 预置位计数器 4.4.6 修正式计数器 4.4.7 MSI 计数器及应用 4.5 寄存器 4.5.1 并行寄存器 4.5.2 移位寄存器 4.5.3 MSI寄存器应用举例 4.6 节拍分配器 4.6.1 计数型节拍分配器 4.6.2 移位型节拍分配器 4.6.3 MSI节拍分配器举例
首页上页3940414243444546下页末页
热门关键字
搜索一下,找到相关课件或文库资源 760 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有