点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:1.14MB 文档页数:48
第7章时序逻辑设计原理(四) 一、锁存器和触发器 二、同步时序分析 三、同步时序设计
文档格式:PPT 文档大小:1.89MB 文档页数:14
第7章时序逻辑设计原理(三) 一、锁存器和触发器 二、同步时序分析 三、同步时序设计
文档格式:PPT 文档大小:1.58MB 文档页数:83
3.1数字集成电路的分类口 3.2TTL集成逻辑门 3.3Mo集成逻辑门 3.4集成门电路使用中的实际问题
文档格式:PPT 文档大小:707KB 文档页数:43
清华大学:数字逻辑_第一章逻辑代数及逻辑函数的化简(2/2)
文档格式:PPT 文档大小:864KB 文档页数:45
1. 概述 2. PLD的逻辑表示方法和图形符号 3. PLD阵列结构及编程 4. 复杂可编程逻辑器件(CPLD)
文档格式:PPT 文档大小:823KB 文档页数:62
§1 概述 §2 时序逻辑电路的分析 §3 寄存器 §4 计数器的分析 §5.4 计数器的设计
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:296KB 文档页数:30
在硬件逻辑电路中,实际面对的数据对象总 是逻辑量,能够直接形成的运算是逻辑运算 算术运算可以看作是一种抽象的行为描述 组合运算电路主要包括加法器( adder)和 乘法器( multipliers)
文档格式:PPT 文档大小:481.5KB 文档页数:30
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PPT 文档大小:1.93MB 文档页数:141
第一节 组合电路的分析方法 第二节 组合电路的设计方法 第三节 常用集成组合逻辑电路 第四节 组合逻辑电路的竞争与险象
首页上页3940414243444546下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有