综合搜索课件包文库(797)
文档格式:PPT 文档大小:1.11MB 文档页数:40
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:391.5KB 文档页数:10
1.寄存器特点:存数方便,容量小,一旦掉电,存放的数据即丢失。 2.寄存单元
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
文档格式:PPT 文档大小:9.14MB 文档页数:19
一、寄存器 寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的 功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数 或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个 逻辑变量
文档格式:PPT 文档大小:6.8MB 文档页数:59
一、同步计数器的分析与设计 1、M=2的同步计数器的分析与设计减法计数 (1)、同步二进制加法计数器
文档格式:PPT 文档大小:1.59MB 文档页数:26
前面所分析的逻辑电路,基于输入/输出都是在稳定的逻辑电平下进 行的,没有考虑动态变化状态。实际上,输入信号有变化,或者某个变 量通过两条以上路经到达输出端。由于路经不同,到达的时间就有先有 后,这一现象叫做竞争
文档格式:PPT 文档大小:1.68MB 文档页数:83
11.1 双稳态触发器 11.2 寄存器 11.3 计数器 11.4 555定时器 11.6 数模和模数转换
文档格式:PPT 文档大小:1.63MB 文档页数:75
8.1 双稳态触发器 8.2 寄存器 8.3 计数器 8.4 脉冲信号的产生与整形
文档格式:PPT 文档大小:262.5KB 文档页数:10
清华大学:《逻辑设计与数字系统》课程教学资源(PPT课件)第二章 组合逻辑电路(2-2)多路选择器(数据选择器)
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
首页上页5152535455565758下页末页
热门关键字
搜索一下,找到相关课件或文库资源 797 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有