点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:1.49MB 文档页数:77
4.1程控交换软件的概述 4.2运行软件的一般结构 4.3程序的级别及调度 4.4呼叫处理程序
文档格式:PPT 文档大小:2MB 文档页数:75
一、掌握同步和异步二进制 和N进制计数器工作原理和电路组成。 二、理解常用中规模计数器结构及应用
文档格式:PDF 文档大小:9.42MB 文档页数:348
华东师范大学:《数学分析》课程书籍教材PDF电子版(第三版,共十一章)
文档格式:PPT 文档大小:370.5KB 文档页数:21
一、 斯托克斯公式 二、 简单应用 三、 环流量与旋度 四、 总结
文档格式:PPT 文档大小:0.98MB 文档页数:87
一、动态数列的概念 动态数列又称时间数列。它是将某种统计指标,或在不同时间上的不同数值,按时间先后顺序排列起来,以便于研究其发展变化的水平和速度,并以此来预测未来的一种统计方法
文档格式:PPT 文档大小:562KB 文档页数:19
一、n维实向量类 RPrl(RPrl 二、齐次点坐标
文档格式:PPT 文档大小:0.98MB 文档页数:87
一、动态数列的概念 动态数列又称时间数列。它是将某种统计指标,或 在不同时间上的不同数值,按时间先后顺序排列 起来,以便于研究其发展变化的水平和速度,并 以此来预测未来的一种统计方法
文档格式:PPT 文档大小:359KB 文档页数:9
一、实验目的 1 掌握移位寄存器的功能特性 2 考察识图、电路连接和电路操作的能力 3 检查对数字电路基础知识的了解 4 考察集成电路的应用能力
文档格式:PPT 文档大小:1.09MB 文档页数:17
本章重点介绍组合逻辑电路的特点、以及组合电路的 分析方法和设计方法。 首先介绍组合逻辑电路的共同特点和一般分析方法及 设计方法。然后介绍常用的各种中规模集成电路的组合逻 辑电路的工作原理和使用方法
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
首页上页6465666768697071下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有