点击切换搜索课件文库搜索结果(990)
文档格式:PDF 文档大小:2.95MB 文档页数:66
实验部分 实验一 TTL 门电路实验-1 实验二 组合逻辑电路设计实验-3 实验三 优先编码器与七段译码驱动器应用实验-4 实验四 七段字形显示译码器实验-8 实验五 触发器应用实验-11 实验六 移位寄存器应用实验-13 实验七 移位寄存器设计实验-16 实验八 二进制计数、译码显示电路设计实验-19 实验九 十进制计数、译码、显示实验-22 实验十 门电路应用实验-24 实验十一 555 定时器电路及其应用实验-27 实验十二 D/A 转换器实验-29 实验十三 A/D 转换器实验-32 设计部分 课题 1 时间计数显示系统的设计-34 课题 2 定时控制电路的设计-36 课题 3 数字电子钟系统的设计-37 课题 4 交通信号灯控制器的设计-39 课题 5 转速测量显示系统设计-41 课题 6 电子密码锁的设计-42 课题 7 数显式直流稳压电源设计-44 课题 8 三位数字频率计数系统设计-44 课题 9 智力竟赛抢答器设计-45
文档格式:PPT 文档大小:2.62MB 文档页数:152
3.1 概述 3.2 组合逻辑电路的基本分析和设计方法 3.3 若干常用的组合逻辑电路 3.4 组合电路中的竞争-冒险
文档格式:PPT 文档大小:1.72MB 文档页数:103
第一节 组合电路的分析和设计 第二节 组合逻辑电路中的竞争与冒险 第三节 超高速集成电路硬件描述语言VHDL 第四节 组合逻辑电路模块及其应用
文档格式:PPT 文档大小:1.33MB 文档页数:65
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:1.11MB 文档页数:40
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:2.05MB 文档页数:129
•了解组合逻辑电路的特点; •熟练掌握组合电路分析和设计的基本方法; •掌握几种常用的组合逻辑电路的功能及其 中规模芯片的使用方法和应用; •了解竞争、冒险的概念及消除冒险的基本 方法
文档格式:PPT 文档大小:5.02MB 文档页数:174
4.1 时序电路概述 4.1.1 时序电路的一般形式 4.1.2 时序电路的分类 4.1.3 时序电路的描述方法 4.2 双稳态元件 4.2.1 S-R 锁存器 4.2.2 /S- /R 锁存器 4.2.3 带使能端的S- R 锁存器 4.2.4 D 锁存器 4.2.5 边沿触发D触发器 4.2.6 主从S-R 触发器 4.2.7 主从J-K 触发器 4.2.8 边沿触发J-K 触发器 4.2.9 T 触发器 4.3 同步时序电路的分析方法 4.4 计数器 4.4.1 二进制串行计数器 4.4.2 二进制同步计数器 4.4.3 用跳越的方法实现任意模数的计数器 4.4.4 强置位计数器 4.4.5 预置位计数器 4.4.6 修正式计数器 4.4.7 MSI 计数器及应用 4.5 寄存器 4.5.1 并行寄存器 4.5.2 移位寄存器 4.5.3 MSI寄存器应用举例 4.6 节拍分配器 4.6.1 计数型节拍分配器 4.6.2 移位型节拍分配器 4.6.3 MSI节拍分配器举例
文档格式:PPT 文档大小:1.86MB 文档页数:27
一、实验目的: 1 掌握组合逻辑电路的设计及调试方法 2 了解用标准与非门实现逻辑电路的变换方法及技巧
文档格式:PPT 文档大小:419.5KB 文档页数:37
(1)三态输出与非门组成及工作原理
首页上页7374757677787980下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有