4.三态输出TTL门(TS门) (1)三态输出与非门组成及工作原理 A & B EN EN 国标符号 2 B B EN EN P 曾用符号 (a)控制端高电平有效
1 4.三态输出TTL门(TS门) (1)三态输出与非门组成及工作原理 (a)控制端高电平有效 B A Vcc T4 T1 T2 T5 Y D P EN 1 1 EN & B A 国标符号 Y EN B A 曾用符号 Y EN
B Vp Y EN EN 国标符号 A Y 5 B EN口 曾用符号 (b)控制端低电平有效 图3.2.24三态与非门 2
2 B A 曾用符号 Y EN (b)控制端低电平有效 B A Vcc T4 T1 T2 T5 Y D P EN 1 EN & B A 国标符号 Y EN 图3.2.24 三态与非门
(2)典型用途 ①构成总线结构 Al G EN EN 2 2 en 2 EN EN 图3.2.25用三态门构成总线结构
3 (2)典型用途 ①构成总线结构 图3.2.25 用三态门构成总线结构 EN A1 1 G1 EN1 EN A2 1 G2 EN2 EN An 1 Gn ENn …
②双向数据传输 0 EN EN 线 ENP 图3226用三态门实现数据的双向传输
4 ②双向数据传输 图3.2.26 用三态门实现数据的双向传输 EN 1 D0 EN EN 1 D1 总 线 D0 /D1
例1写出下图电路的输出表达式。 A CEN EN 解:当B=0时,F=A; B 0|A 当B=1时,F=A A 所以,F=AB+AB F的卡诺图
5 例1 写出下图电路的输出表达式。 EN A 1 B EN 1 F 1 & 解:当B=0时, 当B=1时, F=A; F=A 。 所以,F=AB+AB 1 A 0 A B F的卡诺图
例2如下图所示电路、及其输入信号的波形,试 画出输出信号P和G的电压波形并写出P的逻辑表 达式。 & G B B EN 解:当C=0时,P=D; 当C=1时,P=AB+D。G :::::: 所以,P=ABC+D P L∏L
6 例2 如下图所示电路、及其输入信号的波形,试 画出输出信号P和G的电压波形并写出P的逻辑表 达式。 EN & A B C & P D G A B C D G P 解:当C=0时, 当C=1时,P=AB+D 。 所以,P=ABC+D P=D;
第三节ECL和1L门电路简介 、ECL门电路 进一步提高速度而研制的。是TTL、CMOS、 PL、ECL电路中工作速度最快的一种。 原因: ①ECL门电路中三极管工作在非饱和和浅截止状 太 ②ECL门电路中电阻阻值小,且逻辑摆幅(高 低电平之差)低
7 第三节 ECL和I 2L门电路简介 进一步提高速度而研制的。是TTL、CMOS、 I 2L、ECL电路中工作速度最快的一种。 一、ECL门电路 原因: ①ECL门电路中三极管工作在非饱和和浅截止状 态; ②ECL门电路中电阻阻值小,且逻辑摆幅(高、 低电平之差)低
1.组成 电流开关、基准电压源、射极输出器。 2.工作原理 3.参数 ①高电平0.8V、低电平-1.6V、阀值电压、 V≈-12V噪声容限在0.2V左右; ②2td般为3~5ns目前已能减小至0.1n以内
8 2.工作原理 3.参数 ②tpd一般为3~5ns 目前已能减小至0.1ns以内。 ①高电平-0.8V、低电平-1.6V、阀值电压、 VT −1.2V 噪声容限在0.2V左右; 1.组成 电流开关、基准电压源、射极输出器
R c/1200 R 135 RI Ts Ta Q'=A·BP=A+B Q B M 长T T T R D R 5000 D2 VEE(-5.2v) a)电路
9 - VEE ( -5.2V) (a) 电路
AB Q (b)国标符号 AB Q (c)曾用符号 图3.3.1典型ECL或或非门电路
10 B A 1 Q P + B A Q P (b)国标符号 (c)曾用符号 图3.3.1 典型ECL或/或非门电路