第六章时序逻辑电路的分析和设计 6-1试分析图题6-1所示的时序电路(步骤要齐全)。 CLK Q K Q K F 图题6 6-2试分析图题6-2所示的时序电路(步骤要齐全) 图题6-2 6-3试用74LS90构成28进制计数器(要求用8421BCD码) 6-4试分析图题6-4所示(a)、(b)两个电路,画出状态转换图,并说明是几进制 计数器 PA 图题
98 第六章 时序逻辑电路的分析和设计 6-1 试分析图题 6-1 所示的时序电路(步骤要齐全)。 图题 6-1 6-2 试分析图题 6-2 所示的时序电路(步骤要齐全) 图题 6-2 6-3 试用 74LS90 构成 28 进制计数器(要求用 8421BCD 码)。 6-4 试分析图题 6-4 所示(a)、(b)两个电路,画出状态转换图,并说明是几进制 计数器。 图题 6-4
6-5试分别采用“反馈归零法”和“预置法”,用74LS163构成8进制计数器,要求 输出8421BCD码 6-6试分别采用“反馈归零法”和“预置法”,用74LS160构成8进制计数器,要求: 输出8421BCD码
99 6-5 试分别采用“反馈归零法”和“预置法”,用 74LS163 构成 8 进制计数器,要求: 输出 8421BCD 码。 6-6 试分别采用“反馈归零法”和“预置法”,用 74LS160 构成 8 进制计数器,要求: 输出 8421BCD 码