点击切换搜索课件文库搜索结果(972)
文档格式:PPT 文档大小:1.86MB 文档页数:27
一、实验目的: 1 掌握组合逻辑电路的设计及调试方法 2 了解用标准与非门实现逻辑电路的变换方法及技巧
文档格式:PPT 文档大小:514.5KB 文档页数:41
2.6.3 CMOS反相器的动态特性 2.6.4 其他类型的CMOS门电路 3.1 概述 3.2 组合逻辑电路的分析和设计方法
文档格式:PPT 文档大小:1.09MB 文档页数:77
• 1 学习时序逻辑电路的分析方法; • 2学习时序逻辑电路的设计方法; • 3学习中规模集成电路的应用;计数器、寄存器、移位寄存器、顺序脉冲发生器等
文档格式:PPT 文档大小:531.5KB 文档页数:19
广东海洋大学:《数字电子技术》课程教学资源(PPT课件)4.1 组合逻辑电路的特点和分析方法 4.1.2 组合逻辑电路的分析方法 4.2 常用的组合逻辑电路 4.2.2 编码器
文档格式:PPT 文档大小:9.06MB 文档页数:78
1.时序逻辑电路的工作原理、分析方法&设计方法。 2.介绍常用时序逻辑电路(MSI)的工作原理和使用方法
文档格式:PDF 文档大小:346.26KB 文档页数:22
目录 第20章门电路和组合逻辑电路 第20.2节基本门电路及其组合 第20.2.3题 第20.3节TTL门电路 第20.3.2题 第20.5节逻辑代数 第20.5.5题 第20.5.6题
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PPT 文档大小:1.07MB 文档页数:30
第3章数字(门)电路(B) 一、介绍数字闩电路中的电气知识
文档格式:PDF 文档大小:3.25MB 文档页数:243
第一章 数字逻辑基础 第三章 组合逻辑电路 第四章 触发器 第五章 时序逻辑电路 第六章 数字系统 第七章 可编程逻辑器件 PLD Programmable Logic Device
文档格式:PPT 文档大小:9.14MB 文档页数:19
一、寄存器 寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的 功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数 或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个 逻辑变量
首页上页6869707172737475下页末页
热门关键字
搜索一下,找到相关课件或文库资源 972 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有