当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《数字逻辑设计及应用》第3章(3-2) 数字(门)电路(B)

资源类别:文库,文档格式:PPT,文档页数:30,文件大小:1.07MB,团购合买
第3章数字(门)电路(B) 一、介绍数字闩电路中的电气知识
点击下载完整版文档(PPT)

数字逻辑设计及应用 第3章数字(门)电路(B) 介绍数字门电路中的电气知识

第3章 数字(门)电路(B) 介绍数字门电路中的电气知识 数字逻辑设计及应用

3.6CMOS动态电气特性 考虑两个方面: 转换时间( transition time) 速度 传播延迟( ropagation delay) 态功耗( static power dissipation) 动态功耗( dynamic power dissipation

3.6 CMOS动态电气特性 考虑两个方面: 速度 功耗 转换时间(transition time) 传播延迟(propagation delay) 静态功耗(static power dissipation) 动态功耗(dynamic power dissipation)

3.7其他CMOS输入输出结构 赚传輪门 当EN=0,ENL=1, 晶体管裁止, EN-L A、B断开 当EN=1,EN_L=0 A B—晶体管导通,一 EN A、B之间低阻抗逄接 双向景件 传播延迟非常短

3.7 其他CMOS输入输出结构 传输门 当EN = 0,EN_L = 1, 晶体管截止, A、B断开 当EN = 1,EN_L = 0, 晶体管导通, A、B之间低阻抗连接 ❖ 双向器件 ❖ 传播延迟非常短 EN EN_L A B

施密特触发器輪入 OUT 逻辑符号: 50人V T 采用内部反馈,边沿更陡 门限 T N 输入 电压 21295.0 电压传输特性 滞后:两个门限电压之差

施密特触发器输入 VOUT VIN 2.1 2.9 5.0 5.0 电压传输特性 VT- VT+ 输 入 门限 电压 VT+ VT- 采用内部反馈,边沿更陡 滞后:两个门限电压之差 逻辑符号:

施密特触发器的应用 T O 一波形变换

施密特触发器的应用 波形变换

施密特触发器的应用 VT O vo O 脉冲整形

施密特触发器的应用 脉冲整形

施密特触发器的应用 T VT O 脉冲鉴幅

施密特触发器的应用 脉冲鉴幅

三态输出 一当EN=O时, C=1,Tp截止 EN Tp B=1,D=0,Tn裁止 OUT 高阻态(悬空态)A D Tn B 当EN=1时, C=A B:=O D=A 由A控制输出为 EN 逻辑符号 逻辑0或逻辑1 A OUT

三态输出 VCC OUT EN A 当EN=0时, C=1, Tp截止 B=1, D=0, Tn截止 高阻态(悬空态) 当EN=1时, C=A’ , B=0 , D=A’ 由A控制输出为 逻辑0 或 逻辑1 B C D Tp Tn A EN OUT 逻辑符号

漏极开路輪出 有娠上拉的CMOS器件 100g >1M二 其輪出端不能直接相联 A低 B 输出电平?? 高 >MQ 100g 造成逻辑混乱 很大的负载电流 有源上拉 同时流过输出级 active pull-up 可使门电路损坏

输出电平?? 造成逻辑混乱 很大的负载电流 同时流过输出级 可使门电路损坏 漏极开路输出 VCC A Z 有源上拉 active pull-up VCC B 低 高 有源上拉的CMOS器件 其输出端不能直接相联 100 100 >1M >1M

漏极开路輪出 逻辑符号 R上拉电阻 AB A 希望尽量小,减少上升时间 太小则吸收电流太大 B 应用:驱动LED、线与, 驱动多源总线

漏极开路输出 A B Z VCC VCC ’ R 上拉电阻 A B Z 逻辑符号 希望尽量小,减少上升时间 太小则吸收电流太大 应用:驱动LED、线与、 驱动多源总线

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共30页,试读已结束,阅读完整版请下载
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有