第六章习题课 小结:时序电路=组合电路+存储电路 1.工作描述 可用以下四组方程来描述: 激励方程、状态方程、输出方程、时钟方程 2分类 (1)按模型分类 mealy型—Z(t+1)不仅与X(tn)有关还和Qtn)有关。 oore 型—z(t+)只与Q(t)有关,而和X(tn无关
第六章 习题课 小结: 时序电路=组合电路+ 存储电路 1. 工作描述 可用以下四组方程来描述: 激励方程、状态方程、输出方程、时钟方程。 2.分类 (1) 按模型分类 mealy型—Z(tn+1)不仅与X(tn )有关,还和Q(tn )有关。 Moore型—Z(tn+1)只与Q(tn )有关,而和X(tn )无关
(3)按时钟分类 同步:只有一个CP信号。 异步:有多个CP信号 3时序电路的分析 目的:是为了找出该电路输出和输入之间的逻 辑关系,以确定电路的逻辑功能。 (1)分析电路结构 1)找出电路中哪些部分是组合电路。 2)找出电路中哪些部分是存储电路。 3)找出输入X和输出Z。 4)确定电路是同步还是异步电路
(3)按时钟分类 同步:只有一个CP信号。 异步:有多个CP信号。 3.时序电路的分析 目的:是为了找出该电路输出和输入之间的逻 辑关系,以确定电路的逻辑功能。 (1)分析电路结构 1)找出电路中哪些部分是组合电路。 2)找出电路中哪些部分是存储电路。 3)找出输入X和输出Z。 4)确定电路是同步还是异步电路
(2)写出四组方程 (3)作状态转移表、状态转移图或波形图。 (4)叙述电路的逻辑功能。(难点) 4寄存器和移存器 (1)寄存器 用来存储“0”或“1”的一组二值代码的电路。 介绍的典型芯片74175 结构特点:各FF之间没有连接,各自独立工作。 ①CP1=CP2=CP3=CP4=CP(同步存数) ②有Q和Q输出 要求掌握:功能表和管脚图
(2)写出四组方程 (3)作状态转移表、状态转移图或波形图。 (4)叙述电路的逻辑功能。(难点) 4.寄存器和移存器 (1)寄存器 ——用来存储“0”或“1”的一组二值代码的电路。 介绍的典型芯片74175: 结构特点:各FF之间没有连接,各自独立工作。 ① CP1=CP2=CP3=CP4=CP(同步存数) ② 有Q和Q输出。 要求掌握:功能表和管脚图
(2)移存器 暂存数码+移位功能(具有两种功能) 结构特点:各FF之间有联系,除第一级外的各 FF的数据输入端均连接相邻FF的输出端。 两者在功能上的 相同之处:都能暂存数据。 不同之处:∫移存器具有移位功能。 寄存器无移位功能。 强调:移存器中所使用的FF必须是无空翻的FF 否则,工作时会出现逻辑错误
(2)移存器 ——暂存数码+移位功能(具有两种功能) 结构特点:各FF之间有联系,除第一级外的各 FF的数据输入端均连接相邻FF的输出端。 两者在功能上的 相同之处:都能暂存数据。 不同之处: 移存器具有移位功能。 寄存器无移位功能。 强调:移存器中所使用的FF必须是无空翻的FF。 否则,工作时会出现逻辑错误
单向 按移位方向分类 移存器的分类 双向 按 INOUT方式分类 并出 发送机 终端机律出串入 终端机 接收机 并入 典型芯片介绍了74194,74195,74165 其中:Y74194为重点掌握的芯片
移存器的分类: 按移位方向分类 单向 双向 按IN/OUT方式分类 典型芯片介绍了 74194 ,74195 ,74165 , 其中: ▼ 74194为重点掌握的芯片
MS移位寄存器 74194四位串入、并入串出、并出双向 移位寄存器。 74195四位右移移存器 74165串入、并出串出8位右移移存器 级联打展 74194级联可实现8位双向移存器
MSI移位寄存器 • 74194——四位串入、并入—串出、并出双向 移位寄存器。 • 74195——四位右移移存器 • 74165——串入、并出—串出8位右移移存器 级联扩展 ❖74194级联可实现8位双向移存器
5、计数器的分析 同步、异步分析步骤:由电路→触发器激励 函数公式和图解)→状态转移表→分析模 长和自启动性。 用图解法,注意高低位顺序,一般数码越高 位权越高:Q3>Qo 移存型计数器属于同步计数器,只要求出第 级触发器的次态方程和初始状态,就可以 写出状态转移表
5、计数器的分析 • 同步、异步分析步骤:由电路→触发器激励 函数(公式和图解)→状态转移表→分析模 长和自启动性。 用图解法,注意高低位顺序,一般数码越高 位权越高:Q3→Q0 • 移存型计数器属于同步计数器,只要求出第 一级触发器的次态方程和初始状态,就可以 写出状态转移表
6、计数器的设计 同步计数器的设计:状态转移表→激励函数 和输出函数→(自启动性检查)→电路图→状态 转移图。 异步计数器的设计:采用脉冲反馈法。反馈 电路加基本SRFF,使电路可靠复位。 移存型计数器的设计:列状态转移表必须满 足移存规律,主要求解第一级触发器的激励 函数。常用移存型计数器:环形和扭环形
6、计数器的设计 • 同步计数器的设计:状态转移表→激励函数 和输出函数→(自启动性检查)→电路图→状态 转移图 。 • 异步计数器的设计:采用脉冲反馈法。反馈 电路加基本SRFF,使电路可靠复位。 • 移存型计数器的设计:列状态转移表必须满 足移存规律,主要求解第一级触发器的激励 函数。常用移存型计数器:环形和扭环形
同步二进制加法计数器的规律 a CP=CP,=.=CP=CP b.所有触发器都接成TFF形式 cTr=1,7=∏Q(=23,,m) 或写成:T2=Q1,T3=Q1Q2,…,TnQ1Q2Q3Qn d.z=∏g或写成:z=QQn1Qn2…Q2Q1
同步二进制加法计数器的规律 b. 所有触发器都接成TFF形式 a. CP1=CP2=…=CPn=CP c. T1=1, ( 2,3, , ) 1 1 T Q i n i j i j = = − = d. = = n j Z Qj 1 或写成:T2=Q1,T3=Q1Q2,···,Tn=Q1Q2Q3···Qn-1 或写成:Z=QnQn-1Qn-2····Q2 Q1
同步二进制减法计数器的规律 a CP=CP,=.=CP=CP b.TFF形式 cT=1,T=∏Q(=2,3,…n 或写成:T2=Q1,T3=Q1Q2,…,Tn=Q1Q2Q3 d.Z=∏g,或写成:z=QQn10n2…Q20
同步二进制减法计数器的规律 b. TFF形式 a. CP1=CP2=…=CPn=CP c. T1=1, d. ( 2,3, , ) 1 1 T Q i n i j i j = = − = = = n j Z Qj 1 或写成:T2=Q1,T3=Q1Q2,···,Tn=Q1Q2Q3···Qn-1 或写成:Z=QnQn-1Qn-2····Q2 Q1