点击切换搜索课件文库搜索结果(703)
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PDF 文档大小:346.26KB 文档页数:22
目录 第20章门电路和组合逻辑电路 第20.2节基本门电路及其组合 第20.2.3题 第20.3节TTL门电路 第20.3.2题 第20.5节逻辑代数 第20.5.5题 第20.5.6题
文档格式:PDF 文档大小:3.25MB 文档页数:243
第一章 数字逻辑基础 第三章 组合逻辑电路 第四章 触发器 第五章 时序逻辑电路 第六章 数字系统 第七章 可编程逻辑器件 PLD Programmable Logic Device
文档格式:PPT 文档大小:1.07MB 文档页数:30
第3章数字(门)电路(B) 一、介绍数字闩电路中的电气知识
文档格式:PPT 文档大小:9.14MB 文档页数:19
一、寄存器 寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的 功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数 或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个 逻辑变量
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:PPT 文档大小:7.73MB 文档页数:99
常用组合逻辑电路种类很多,主要有全加器、 译码器、编码器、多路选择器、多路分配器、数 值比较器、奇偶检验电路等。 常用组合电路均有中规模集成电路(MSI)产 品。 MSI组合部件具有功能强、兼容性好、体积 小、功耗低、使用灵活等优点,因此得到广泛应 用。本节主要介绍几种典型MSI组合逻辑部件的 功能及应用
文档格式:PPT 文档大小:8.69MB 文档页数:347
第一章 绪论 第二章 逻辑代数基础 第三章 逻辑门电路 第四章 集成触发器 第五章 脉冲信号的产生与整形 第六章 组合逻辑电路 第七章 时序逻辑电路 第八章 数模和模数转换器 第九章 半导体存储器
文档格式:DOC 文档大小:236KB 文档页数:15
第5章通用时序电路模块及应用 5.4计数器 一、计数器是按预定状态序列变化以表征触发时钟脉冲输入个数的时序逻辑模块。 二、计数器主要由触发器构成,附加逻辑除使触发器按预定状态序列变化,还使计数器具有清0、使能、加载等功能。 三、在数据的寄存上寄存器与计数器相似。寄存器着重于数据的存储与操作,计数器强调数据序列变化,其在数字系统的操作控制方面有重要应用
文档格式:PPT 文档大小:204KB 文档页数:37
第五章触发器 5.1基本触发器 一、基本RS触发器 1.用与非门组成的基本RS触发器 (1)电路结构:由门电路组成的,它与组合逻辑电路的根本区别在于,电路中有反馈线,即门电路的输入、输出端交叉耦合
首页上页4849505152535455下页末页
热门关键字
搜索一下,找到相关课件或文库资源 703 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有