当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

重庆大学:《数字电子技术基础 Digital Electronics Technology》课程教学资源(PPT课件讲稿)第五章 集成触发器

资源类别:文库,文档格式:PPT,文档页数:45,文件大小:2.5MB,团购合买
1.介绍构成时序逻辑电路的基本逻辑单元—触发器。以及它的各种电路结构和动作特点。 2.每一种触发器的逻辑功能。
点击下载完整版文档(PPT)

第五章集成触发器 主要内容 1.介绍构成时序逻辑电路的基本逻辑单元——触发 器。以及它的各种电路结构和动作特点 2.每一种触发器的逻辑功能。 国大信

1 重大通信 学院•何伟 第五章 集成触发器 主要内容 1.介绍构成时序逻辑电路的基本逻辑单元──触发 器。以及它的各种电路结构和动作特点。 2.每一种触发器的逻辑功能

第五章集成触发器 主要内容 51基本触发器 52钟控触发器 53主从触发器 54边沿触发器 国大信

2 重大通信 学院•何伟 第五章 集成触发器 主要内容 5.1 基本触发器 5.2 钟控触发器 5.3 主从触发器 5.4 边沿触发器

51基本触发器 关于触发器 普通门电路不能保持输出状态,即没有记忆功能; ●触发器—能够存贮1位二值信号的基本单元电路。 ●FF的基本特点: ①有两个能自行保持的稳态(1、0) ②可根据不同的输入信号进行置0或置1 ③状态的保持与输入信号无关; ●基本FF——一也叫基本RSFF,是最简单的FF,很少单独使用, 它是其它复杂触发器的构成单元,或作异步置位,复位端使用。 国大信

3 重大通信 学院•何伟 5.1 基本触发器 •普通门电路不能保持输出状态,即没有记忆功能; •触发器──能够存贮1位二值信号的基本单元电路。 •FF的基本特点: ①有两个能自行保持的稳态(1、0); ②可根据不同的输入信号进行置0或置1; ③状态的保持与输入信号无关; •基本FF──也叫基本RS—FF,是最简单的FF ,很少单独使用, 它是其它复杂触发器的构成单元,或作异步置位,复位端使用。 关于触发器:

51基本触发器 §5.1.1基本FF的电路组成和工作原理 1.由或非门组成的电路 Q 2.工作原理: ●具有两个稳态 Q R “0”状态:Q=0,/Q=1 “1”状态:Q=1,/(Q=0 受输入信号控制,可置1或置0 当Sn=1,RD=0时→Q=1,/Q=0,“1”,S叫置位端 当S=0,R1=1时→Q=0,/Q=1,“0”,R叫复位端; 输入消失后,状态可保持 即:当SD=RD=0时→Q叶1=Q 有约束条件(即有禁止输入状态) 当S=R0=1时→Q=Q=0(非0非1),约束条件:SDRD=0 如果SD和R又同时消失,则之后的状态不确定(由G1、G2的延 国欢时决定)

4 重大通信 学院•何伟 5.1 基本触发器 §5.1.1 基本FF的电路组成和工作原理 1.由或非门组成的电路 2.工作原理: •具有两个稳态 “0”状态:Q=0,/Q=1 “1”状态:Q=1,/Q=0 •受输入信号控制,可置1或置0 当SD=1,RD=0时Q=1,/Q=0, “1” ,SD叫置位端; 当SD=0,RD=1时Q=0,/Q=1, “0” ,RD叫复位端; •输入消失后,状态可保持 即:当SD=RD=0时Qn+1=Qn •有约束条件(即有禁止输入状态) 当SD=RO=1时Q=/Q=0(非0非1),约束条件:SDRD=0 如果SD和RD又同时消失,则之后的状态不确定(由G1、G2的延 时决定)

51基本触发器 3.由与非门组成的电路 Sp &g2 g 4.工作原理: 具有两个稳态 Rr-r 0状态:Q=0,/Q=1 “1”状态:O=1,/O=0 RD 受输入信号控制,可置或置0 当/SD=0,/R=1时→Q=1,/Q=0,“1”,/SD叫置位端 当SD=1,/RD=0时→Q=0,/Q=1,“0”,/R叫复位端; 输入消失后,状态可保持 即:当SD=/Rp=1时→Q 有约束条件(即有禁止输入状态) 当SD=/R0=0时→Q=Q=1(非0非1),约束条件:S+/RD=1 如果/Sn和/R又同时消失,则之后的状态不确定(由G1、G2的 延时决定) 国大信 5

5 重大通信 学院•何伟 5.1 基本触发器 3.由与非门组成的电路 4.工作原理: •具有两个稳态 “0”状态:Q=0,/Q=1 “1”状态:Q=1,/Q=0 •受输入信号控制,可置1或置0 当/SD=0,/RD=1时Q=1,/Q=0, “1” ,/SD叫置位端; 当/SD=1,/RD=0时Q=0,/Q=1, “0” ,/RD叫复位端; •输入消失后,状态可保持 即:当/SD=/RD=1时Qn+1=Qn •有约束条件(即有禁止输入状态) 当/SD=/RO=0时Q=/Q=1(非0非1),约束条件:/SD+/RD=1 如果/SD和/RD又同时消失,则之后的状态不确定(由G1、G2的 延时决定)

51基本触发器 §5.1.2基本FF的功能描述 状态转移真值表 010 011 100 m00110 SpRD D on+1 00 010 101 11 Qn 1 001* 000 001 111 水 水 *:/SD/Rp的0状态同时消失后状态不确定 特性方程: Q S+RQ D 通过卡诺图,得 国大信 S+R。=1 D D

6 重大通信 学院•何伟 5.1 基本触发器 §5.1.2 基本FF的功能描述 1.状态转移真值表 *:/SD/RD的0状态同时消失后状态不确定。 2.特性方程: 通过卡诺图,得 : 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 0 1 0 Qn 0 0 1* 0 0 1* 1 1 1 1 1 0 S Qn+1 RD D 0 1 0 1 0 1 1 1 Qn 0 0 1* S Qn+1 RD D 1 1 + = = + + D D n D D n S R Q S R Q Q n+1 SDRD Q n 00 01 11 10 0  1 0 0 1  1 1 0

51基本触发器 3.状态转移图和激励表 RD=1,S=0 Ro=X Ro= 激励表 Sp=X Rn S 0110 1001 R=0,S0=1 111 图5-1-4基本触发器状态转移图 4.动作特点 输入信号在全部作用时间里,都能直接改变FF的状态。 注:由于基本RSFF的动作特点,其抗干扰性较差,任何时刻的尖峰 脉冲都会使FF的状态有可能翻转。 国大信 7

7 重大通信 学院•何伟 5.1 基本触发器 3.状态转移图和激励表 4.动作特点: 输入信号在全部作用时间里,都能直接改变FF的状态。 注:由于基本RS_FF的动作特点,其抗干扰性较差,任何时刻的尖峰 脉冲都会使FF的状态有可能翻转。 Qn Qn+1 RD SD 0 0  1 0 1 1 0 1 0 0 1 1 1 1  激励表

第五章集成触发器 主要内容 √51基本触发器 52钟控触发器 53主从触发器 54边沿触发器 国大信 8

8 重大通信 学院•何伟 第五章 集成触发器 主要内容 ✓5.1 基本触发器 5.2 钟控触发器 5.3 主从触发器 5.4 边沿触发器

52钟控触发器 基本FF: 输入个任何时刻 输出」 希望: 输入个同步信号 输出」 §5.2.1钟控RSFF 1.电路结构 G R &lr IS CP- C1 IR 符号 图5-2-1钟控 国大信 R-S触发器

9 重大通信 学院•何伟 5.2 钟控触发器 1.电路结构 基本FF:  输出 任何时刻 输入 ⎯⎯⎯⎯⎯→ 希 望:  输出 同步信号 输入 ⎯⎯⎯⎯⎯→ §5.2.1钟控RS_FF 1S C1 1R Q Q S CP R 符号

&Lrp 52钟控触发器 2.工作原理 图5-2-1钟控 ·CP=0期间G3G4关闭,S、R被封锁→Q+=QP R-S触发器 CP=1期间G3G4打开,由G1Q2组成的基本RSF正常工作 3.状态转移真值表和状态转移图 激励表 s On+1 on on+1R S R=0,S=1 R0011 o Q R=X R=0 0 s=X 0 1010 11* R=1,S=0 0 图5-2-2钟控R-S触发 器状态转移图 n+1 S+ RO 国大信 Sr=O 10

10 重大通信 学院•何伟 5.2 钟控触发器 • CP=0期间 G3 G4 关闭 , S、R被封锁Q n+1=Qn • CP=1期间 G3 G4 打开 , 由G1 G2组成的基本RS_FF正常工作 3.状态转移真值表和状态转移图 2.工作原理 0 0 Qn 0 1 1 1 0 0 1 1 1* R S Qn+1 0 1 0  R 1 1  1 0 0 0 1 1 0 0 0 Qn Qn+1 S 激励表 0 1 = = + + SR Q S RQ n n

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共45页,可试读15页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有