当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

合肥工业大学:《EDA技术与应用》精品课程教学资源(PPT课件讲稿)第3章 原理图输入设计方法 QUARTUS II版本

资源类别:文库,文档格式:PPT,文档页数:58,文件大小:501KB,团购合买
点击下载完整版文档(PPT)

第3章原理图输入设计方法 Quartus版操作 课程讲义 肥工业大学彭良清 上一章 下一章

第3章 原理图输入设计方法 Quartus II 版操作 课程讲义 合肥工业大学 彭良清 上一章 下一章

本章内容 1.何时使用原理图设计输入 2.常用文件介绍 3.设计步骤 4.元件库和 Altera宏的使用 5.如何将VHDL代码文件生成图形符号

本章内容 1. 何时使用 原理图设计输入 2. 常用文件介绍 3. 设计步骤 4. 元件库 和 Altera 宏的使用 5. 如何将VHDL代码文件生成 图形 符号

何时使用原理图设计输入? 1.符合传统的电路设计习惯 2.一般只是在“top-eve"(顶层)文件中使用?

何时使用 原理图设计输入 ? 1. 符合 传统的 电路设计 习惯 2. 一般只是在 “top-level”(顶层)文件中使用?

QuartusⅡ常用文件介绍 文件扩展名称 用途 MAX+PLUS II 中的名称 vhd VHDL代码源文件 vhd bdf 图形输入源文件 gaf . gsf 器件引脚与编译配置指|.qsf 配文件 pof CPLD EEPROM器件pof 编程文件 sof FPGA器件的SRAM文件sof 配置

Quartus II常用文件介绍 文件扩展名称 用 途 MAX+PLUS II 中的名称 .vhd VHDL代码源文件 .vhd .bdf 图形输入源文件 .gdf .qsf 器件 引脚 与编译配置指 配文件 .qsf .pof CPLD,EEPROM 器件 编程文件 .pof .sof FPGA器件的SRAM 文件 配置 .sof

一般步骤 电路的模块划分 2.设计输入 3.器件和引脚指配 4.编译与排错 5.功能仿真和时序仿真 6.编程与配置,设计代码的芯片运彳

一般步骤 1. 电路的模块划分 2. 设计输入 3. 器件和引脚指配 4. 编译与排错 5. 功能仿真和时序仿真 6. 编程与配置,设计代码的芯片运行

电路的模块划分 人工根据电路功能进行模块划分 令合理的模块划分关系到 1.电路的性能 2.实现的难易程度 根据模块划分和系统功能确定: PLD芯片型号 模块划分后,就可以进行体设计了

电路的模块划分 ❖ 人工 根据电路功能 进行 模块划分 ❖ 合理的模块划分 关系到 1. 电路的性能 2. 实现的难易程度 ❖ 根据模块划分和系统功能 确定: PLD芯片型号 模块划分后,就可以进行 具体设计 了

设计输入 般EDA软件允许3种设计输入: 1.HDL语言 2.电路图 3.波形输入

设计输入 一般EDA软件允许3种设计输入: 1. HDL语言 2. 电路图 3. 波形输入

图形设计输入的过程

图形设计输入的过程 + +

图形设计:图元 dena signal generate y RD CLK OVD D OHD ODENA IDENA A2D3D SwVT2.0] inst3

图形设计:图元

图形设计:端口 ITIL O SDRAMCLK L OptionValue Location PIN L8 LUpton value_ SDRAMCLK.: Location PIN L' LVDS CLK·[ Option value Location PIN_L13 VDOUT L Optionvalue 包 UTPUT HDOUT Location PIN H14 OUTPUT DENAOU 0 value Location PIN_J19 Option value Location PIN J17 RGB OUT[23 0 RDWVR SWV TEST

图形设计:端口

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共58页,可试读20页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有