当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《模拟与数字电路实验》参考资料:元件和实验系统_器件资料_74LS194中文资料

资源类别:文库,文档格式:PDF,文档页数:4,文件大小:363.02KB,团购合买
点击下载完整版文档(PDF)

电子器件采购平台:w.1ic.net.cnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs 4位双向移位寄存器(并行存取) 54194/74194 54S194/74S194 LS194/74LS194 194为4位双向移位寄存器,共有54194/74194、逻辑符号 4S194/74S194,54LS194/74LS194三种线路结构形式 其主要电特性的典型值如下 SRG4 型号 54194/74194 36MHz 195mW M 4S194/74s194 105MHZ 425mW(1) 54LS194/74LS194 C4 36MHZ 身请 当清除端( CLEAR)为低电平时,输出端(QA-Q)(2) 均为低电平 A D (15) 当工作方式控制端(S0、S1)均为高电平时,在时钟(4 3.4D 3,4D (14) ( CLOCK)上升沿作用下,并行数据(A-D)被送入(5 相应的输出端Q-Q此时串行数据(DRD1)被禁团b (I3 止 (73.AD (12 当S0为高电平、S1为低电平时,在 CLOCK上升沿作 用下进行右移操作,数据由DsR送入 当S0为低电平、S1为高电平时,在 CLOCK上升沿作 用下进行操作,数据由DsR送入。 当S0和S1均为低电平时, CLOCK被禁止。对于54 (74)194,只有当 CLOCK为高电平时S0和S1才可改 变 引出端符号 双列直插封装 CLOCK 时钟输入端 CLEAR 清除端(低电平有效) 并行数据输入端 左移串行数据输入端 Ds 右移串行数据输入端 S0、Sl 工作方式控制端 出端 极限值 电源电压 输入电压 54/74194,54/74s194 54/74LS194 -z 工作环境温度 4××x 55~125℃ 74×× -0~70℃ 储存温度 -65℃~150℃ 电子器件采购平台:www.lic.net.cnIc资料查询网站:www.tai-yan.com电子工程技术论坛:ww.tai-yan.com/bb

4 位双向移位寄存器(并行存取) 54194/74194 54S194/74S194 54LS194/74LS194 194 为 4 位双向移位寄存器,共有 54194/74194、 54S194/74S194,54LS194/74LS194 三种线路结构形式。 其主要电特性的典型值如下: 型号 fm PD 54194/74194 36MHz 195mW 54S194/74S194 105MHz 425mW 54LS194/74LS194 36MHz 75mW 当清除端(CLEAR)为低电平时,输出端(QA-QD) 均为低电平。 当工作方式控制端(S0、S1)均为高电平时,在时钟 (CLOCK)上升沿作用下,并行数据(A-D)被送入 相应的输出端QA-QD。此时串行数据(DSR、DSL)被禁 止。 当S0 为高电平、S1 为低电平时,在CLOCK上升沿作 用下进行右移操作,数据由DSR送入。 当S0 为低电平、S1 为高电平时,在CLOCK上升沿作 用下进行操作,数据由DSR送入。 当 S0 和 S1 均为低电平时,CLOCK 被禁止。对于 54 (74)194,只有当 CLOCK 为高电平时 S0 和 S1 才可改 变。 逻辑符号: 引出端符号 CLOCK 时钟输入端 CLEAR 清除端(低电平有效) A-D 并行数据输入端 DSL 左移串行数据输入端 DSR 右移串行数据输入端 S0、S1 工作方式控制端 QA-QD 输出端 极限值 电源电压 7V 输入电压 54/74194,54/74S194 5.5V 54/74LS194 7V 工作环境温度 54××× -55~125℃ 74××× -0~70℃ 储存温度 -65℃~150℃ 双列直插封装 www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

电子器件采购平台:www.lic.netenIc资料查询网站:www.tai-yan.com电子工程技术论坛:ww.tai-yan.com/bbs 时序图 CLAR DATA INPUTS 1 L「L「HL PARALLELB DATA JH L OUTPUTS 「H1 L「 SHIFT RIGHT SHIFT LEFT NHIE一 CLEAR LOAD 功能表 Mode Serial Parallel ight A B C D xx H Oco O xxxx X xxxx H一高电平L一低电平X一任意电平↑一低到高电平跳变 a-d-A-D端的稳态输入电平 QA0-Qb-规定的稳态条件建立前QA-AD的电平 QAu-Qon一时钟最近的↑前QA-AD的电平 电子器件采购平台:www.lic.net.cnIc资料查询网站:www.tai-yan.com电子工程技术论坛:ww.tai-yan.com/bb

时序图 功能表 H-高电平 L-低电平 X-任意电平 ↑-低到高电平跳变 a-d-A-D 端的稳态输入电平 QA0-QD0-规定的稳态条件建立前QA-AD的电平 QAn-QDn-时钟最近的↑前QA-AD的电平 www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

电子器件采购平台:www.lic.netenIc资料查询网站:www.tai-yan.com电子工程技术论坛:ww.tai-yan.com/bbs 逻辑图 LS194A 推荐工作条件: 54/74194 54/74S194 54/74LS194 单位 最小额定最大|最小额定最大|最小额定最大 电源电压Ⅴcc 544555.455 丌445552547555254755525 输入高电平电压V正 输入低电平电压54 0.8 输出高电平电流lo 输出低电平电流Lou54 16 16 时钟频率fCp 25 MHZ 脉冲宽 CLOCK 度Tw 建立时 S0、S 30 11 CLR无效 保持时间tH 电子器件采购平台:www.lic.net.cnIc资料查询网站:www.tai-yan.com电子工程技术论坛:ww.tai-yan.com/bb

逻辑图 推荐工作条件: 54/74194 54/74S194 54/74LS194 单位 最小 额定 最大 最小 额定 最大 最小 额定 最大 电源电压VCC 54 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 74 4.75 5 5.25 4.75 5 5.25 4.75 5 5.25 V 输入高电平电压ViH 2 2 2 V 输入低电 平 电 压 54 0.8 0.8 0.7 ViL 74 0.8 0.8 0.8 V 输出高电平电流IOH -800 -1000 -400 uA 输出低电平电流IOL 54 16 20 4 74 16 20 8 mA 时钟频率fCP 0 25 0 70 0 25 MHz 脉冲宽 CLOCK 20 7 25 ns 度TW CR 20 12 20 ns S0、S1 30 11 30 ns DSR、DSL、A-D 20 5 20 ns 建立时 间 tset CLR 无效 25 9 25 ns 保持时间 tH 0 3 0 ns www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

电子器件采购平台:www.lic.netenIc资料查询网站:www.tai-yan.com电子工程技术论坛:ww.tai-yan.com/bbs 静态特性(TA为工作环境温度范围) 测试条件t S194 单位 参数 最小最大最小最大|最小最大 Vⅸk输入嵌位电压 Vc最小4=12mA li=-18mA 12 最小Vm=2V5424 2.5 Vo输出高电平电压 VL=最大,loH=最大 2.4 2.7 Vo输出低电平电压 Vu=最大,Io=最大|74 I最大输入电压时输入电Vcc=最大V=55V VE7V Vc=最大Vm=24V Im输入高电平电流 V=2.7 6 -0.4|mA Iu输入低电平电流 Vcc=最大 VI=O5V los输出短路电流 54 0-100-20|-10 Vcc=最大 Vcc=最大,A一D均接地,SO lc电源电流 S1、CLR、Dg、D31接45V, CLOCK 瞬时接地后接4.5V [l测试条件中的“最小”和“最大”用推荐工作条件中的相应值 动态特性(TA=25℃) 测试条件 194 S194 单位 最小最大最小最大 Vcc=5V,C=lSPf, R=400 MHZ tPLHCLOCK→任一(‘19为2809,LS194为 Q t| CLEAR→>任 [2] fmax最大时钟频率。tpu输出由低电平到高电平传输延迟时间tu输出由高电平到低电平传 输延迟时间 电子器件采购平台:www.lic.net.cnIc资料查询网站:www.tai-yan.com电子工程技术论坛:ww.tai-yan.com/bb

静态特性(TA 为工作环境温度范围) ‘194 ‘S194 ‘LS194 单位 参 数 测 试 条 件【1】 最小 最大 最小 最大 最小 最大 Iik=-12mA 1.5 VIK输入嵌位电压 Vcc=最小 Iik=-18mA -1.2 -1.5 V 54 2.4 2.5 2.5 VOH输出高电平电压 Vcc=最小VIH =2V VIL=最大, IOH=最大 74 2.4 2.7 2.7 V 54 0.4 0.5 0.4 VOL输出低电平电压 Vcc= 最 小 , VIH=2V, VIL=最大,IOL=最大 74 0.4 0.5 0.5 V II最大输入电压时输入电 VI=5.5V 1 1 流 Vcc=最大 VI=7V 0.1 mA VIH=2.4V 40 IIH输入高电平电流 Vcc=最大 VIH=2.7V 50 20 µA VIL=0.4V -1.6 -0.4 IIL输入低电平电流 Vcc=最大, VIL=0.5V -2 mA 54 -20 -57 -40 -100 -20 -100 IOS输出短路电流 Vcc=最大 74 -18 -57 -40 -100 -20 -100 mA ICC电源电流 Vcc=最大,A-D均接地,S0、 S1、CLR、DSR、DSL接4.5V,CLOCK 瞬时接地后接 4.5V 63 135 23 mA [1]: 测试条件中的“最小”和“最大”用推荐工作条件中的相应值。 动态特性(TA=25℃) 参 数 ‘194 ‘S194 ‘LS194 [2] 测 试 条 件 最小 最大 最小 最大 最小 最大 单位 fmax 25 70 25 MHz tPLH 22 12 22 ns tPHL CLOCK 任一 Q → 26 16.5 26 ns tPHL CLEAR 任一 Q → Vcc =5V,CL=15Pf,RL=400Ω (‘194 为 280Ω,‘LS194 为 2KΩ) 30 18.5 30 ns [2]: fmax 最大时钟频率。tPLH输出由低电平到高电平传输延迟时间 tPHL输出由高电平到低电平传 输延迟时间 www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

点击下载完整版文档(PDF)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
已到末页,全文结束
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有