当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《模拟与数字电路实验》参考资料:元件和实验系统_器件资料_74LS161 中文资料

资源类别:文库,文档格式:PDF,文档页数:5,文件大小:329.19KB,团购合买
点击下载完整版文档(PDF)

电子器件采购平台:www.lic.net.cnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs 54161/74161 4位二进制同步计数器(异步清除) 简要说明: 161为可预置的4位二进制同步计数器,共有54/74161和54/74LS161两种线路结 构型式,其主要电特性的典型值如下 型号 CT54161/CT74161 数m 305mW CT54LS161/CT74LS161 161的清除端是异步的。当清除端 CLEAR为低电平时,不管时钟 端CL0K状态如何,即可完成清除功能 161的预置是同步的。当置入控制器LOAD为低电平时,在CLCK 上升沿作用下,输出端QA-QD与数据输入端A-D相一致。对于 54/74161,当CL0CK由低至高跳变或跳变前,如果计数控制端ENP ENT为高电平,则LOAD应避免由低至高电平的跳变,而54/74LS161 无此种限制。 161的计数是同步的,靠 CLOCK同时加在四个触发器上而实现的 当ENP、ENT均为高电平时,在 CLOCK上升沿作用下QA-QD同时变 化,从而消除了异步计数器中出现的计数尖峰。对于54/74161,只 有当CL0Ck为高电平时,ENP、ENT才允许由高至低电平的跳变,而 54/74LS161的ENP、ENT跳变与CL0CK无关 l61有超前进位功能。当计数溢出时,进位输出端(RCO)输出 个高电平脉冲,其宽度为QA的高电平部分。 在不外加门电路的情况下,可级联成N位同步计数器 对于54/74LS161,在CL0Ck出现前,即使ENP、EMT 生变化,电路的功能也不受影响 管脚图 RIPPLE OUTPUTS ENABLE VCC OUTPUT OA o RIPPLE OA QB ac QD ENABLE OUTPUT C CLEAR ENABLE CLEAR CLOCK A B C ENABLE GND DATA INPUTS 引出端符号 电子器件采购平台:www.lic.netcnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs

54161/74161 4 位二进制同步计数器(异步清除) 简要说明: 161 为可预置的 4 位二进制同步计数器,共有 54/74161 和 54/74LS161 两种线路结 构型式,其主要电特性的典型值如下: 型号 FMAX PD CT54161/CT74161 32MHz 305mW CT54LS161/CT74LS161 32MHz 93mW 161 的清除端是异步的。当清除端 CLEAR 为低电平时,不管时钟 端 CLOCK 状态如何,即可完成清除功能。 161 的预置是同步的。当置入控制器 LOAD 为低电平时,在 CLOCK 上升沿作用下,输出端 QA-QD 与数据输入端 A-D 相一致。对于 54/74161,当 CLOCK 由低至高跳变或跳变前,如果计数控制端 ENP、 ENT 为高电平,则 LOAD 应避免由低至高电平的跳变,而 54/74LS161 无此种限制。 161的计数是同步的,靠CLOCK同时加在四个触发器上而实现的。 当 ENP、ENT 均为高电平时,在 CLOCK 上升沿作用下 QA-QD 同时变 化,从而消除了异步计数器中出现的计数尖峰。对于 54/74161,只 有当 CLOCk 为高电平时,ENP、ENT 才允许由高至低电平的跳变,而 54/74LS161 的 ENP、ENT 跳变与 CLOCK 无关。 161 有超前进位功能。当计数溢出时,进位输出端(RCO)输出 一个高电平脉冲,其宽度为 QA 的高电平部分。 在不外加门电路的情况下,可级联成 N 位同步计数器。 对于 54/74LS161,在 CLOCk 出现前,即使 ENP、ENT、CLEAR 发 生变化,电路的功能也不受影响。 管脚图: 引出端符号: www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

电子器件采购平台:www.lic.netcnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs PCO 进位输出端 CLOCK 时钟输入端(上升沿有效) CLEAR 异步清除输入端(低电平有效) ENP 计数控制端 ENT 计数控制端 ABCD 并行数据输入端 LOAD 同步并行置入控制端(低电平有效) OA-OD 输出端 功能表 CLK CLR ENP ENT Load Function Clear H Count& RC disabled H HH Count disabled H H Count& RC disabled H|× L THHHHIncrement Counter 说明:H一高电平 L一低电平 X一任意 低到高电平跳变 极限值 电源电压 输入电压 54/74161 54/74LSl61 ---7V ENP与ENT间电压 54/74161 5.5V 工作环境温度 54×××--55~125℃ 74×× 贮存温度 65~150℃ 推荐工作条件 CT54161/CT74161cT5Ls161/cT74s161 单位 小额定|最大最小额定|最大 544.55 5.5 5.5 输入高电平电压V 54 0.8 输入低电平电压Vn 输出高电平电流I 400 电子器件采购平台:www.lic.netcnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs

PCO 进位输出端 CLOCK 时钟输入端(上升沿有效) CLEAR 异步清除输入端(低电平有效) ENP 计数控制端 ENT 计数控制端 ABCD 并行数据输入端 LOAD 同步并行置入控制端(低电平有效) QA-QD 输出端 功能表: 说明:H-高电平 L-低电平 X-任意 ↑-低到高电平跳变 极限值 电源电压------------------------------------------------7V 输入电压 54/74161-----------------------------------------5.5V 54/74LS161---------------------------------------7V ENP 与 ENT 间电压 54/74161-----------------------------------------5.5V 工作环境温度 54×××------------------------------ -55~125℃ 74×××------------------------------------0~70℃ 贮存温度-------------------------------------- -65~150℃ 推荐工作条件: CT54161/CT74161 CT54LS161/CT74LS161 最小 额定 最大 最小 额定 最大 单位 54 4.5 5 5.5 5.5 电源电压 Vcc 74 4.75 5 5.25 4.75 5 5.25 V 输入高电平电压 VIH 2 2 V 54 0.8 0.7 输入低电平电压 VIL 74 0.8 0.8 V 输出高电平电流 IOH -800 -400 μA www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

电子器件采购平台:ww1C.netcnIC资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs 54 16 输出低电平电流IoL 时钟频率fa 脉冲宽度tW CLEAR A-D、ENP 建立时间tt 保持时间t 时序图 CLEAR LIASYNCHRONDUS CLEAR ISYNCHRONOUSI LOAD DAT弄 INPUTS L二二二二二二二工二二二二二二 CLOCK Lst61粪 LLULL 「「「 CLOCK ENABLE P ENABLE T OUTPUTS 一一 OUTPUT COUNT一 INHIBIT CLEAR PRESE 逻辑图 电子器件采购平台:www.lic.netcnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs

54 16 4 输出低电平电流 IOL 74 16 8 mA 时钟频率fCP 0 25 0 25 MHz CLOCK 25 25 脉冲宽度 tW CLEAR 20 20 ns A-D、ENP 20 20 建立时间tset LOAD 25 20 ns 保持时间tH 0 0 ns 时序图: 逻辑图 www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

电子器件采购平台:www.lic.net.cnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs ENP O-DO 4163 oNLY CLOCK 静态特性(TA为工作环境温度范围) LS161 参数 测试条件【1】 最小最大最小最大 IIK=-12mA VIK输入钳位电压 vcc最小 IIK=-l8mA vcc=最小,VIH=2V,ⅥL=最大 VoH输出高电平电压 IOH=最大 Vc=最小VH=2VV=最大o=最54 VoL输出低电平电压 大 I最大输A- D. ENPCLEAR 入电压时 Vcc=最大 V|=55V(LS16l为7V) 输入电流 LOAD, CLOCk, ENT D.ENPCLEAR IH输入高 Vcc=最大 VIH=24V(LS161为 电平电流 CLOCKENT 输入A- D, ENP,CLEAR 低电平电 LOAD vcc=最大 VIL=04V -0.8mA CLOCK, ENT 54-20-57-20|-1 Ios输出短路电流 Vcc最大LOAD先接高电平,再接低54 IccH输出高电平时电源电流 电平,其余输入接高电平 Vc=最大 CLOCK先接高电平,再接低|54 lccL输出低电平时电源电流 电平,其余输入接低电平 101 32 【1】:测试条件中的“最大”和“最小”用推荐工作条件中的相应值。 动态特性(TA=25℃) 电子器件采购平台:www.lic.netcnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs

静态特性(TA 为工作环境温度范围) `161 `LS161 参数 测试条件【1】 最小 最大 最小 最大 单位 IIK=-12mA -1.5 VIK 输入钳位电压 Vcc 最小 IIK=-18mA -1.5 V 54 2.4 2.5 VOH 输出高电平电压 Vcc=最小,VIH=2V,VIL=最大, IOH=最大 74 2.4 2.7 V 54 0.4 0.4 VOL 输出低电平电压 VCC=最小,VIH=2V,VIL=最大,IOL=最 大 74 0.4 0.5 V A-D,ENP,CLEAR 1 0.1 II 最大输 入电压时 输入电流 LOAD,CLOCk,ENT Vcc=最大 VI=5.5V(‘LS161 为 7V) 1 0.2 mA A-D,ENP,CLEAR 40 20 LOAD 40 40 IIH 输入高 电平电流 CLOCK,ENT Vcc=最大 VIH=2.4V(‘LS161 为 2.7V) 80 40 μA A-D,ENP,CLEAR -1.6 -0.4 LOAD -1.6 -0.8 VIL 输 入 低电平电 流 CLOCK,ENT Vcc=最大 VIL=0.4V -3.2 -0.8 mA 54 -20 -57 -20 -100 IOS 输出短路电流 Vcc=最大 74 -18 -57 -20 -100 mA 54 85 31 IccH 输出高电平时电源电流 Vcc=最大,LOAD 先接高电平,再接低 电平,其余输入接高电平 74 94 31 mA 54 91 32 IccL 输出低电平时电源电流 Vcc=最大,CLOCK 先接高电平,再接低 电平,其余输入接低电平 74 101 32 mA 【1】:测试条件中的“最大”和“最小”用推荐工作条件中的相应值。 动态特性(TA=25℃) www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

电子器件采购平台:www.lic.netcnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs 161 LS161 参数【2】 测试条件 最小‖最大最小最大单位 fmax MHz CLOCK->RCO tPLH CLOCk->Q CL=I5DF tPLH CLOCK->Q R=4009 (LOAD=L) (LS161为2K9) tPH CLOCK->RCO 16 PHL CLEAR->Q 8 【2】:fmax-最大时钟频率 tPH一输出由低到高电平传输延迟时间 t一输出由高到低电平传输延迟时间 电子器件采购平台:www.lic.netcnIc资料查询网站:www.tai-yan.com电子工程技术论坛:www.tai-yan.com/bbs

‘161 ‘LS161 参数【2】 测试条件 最小 最大 最小 最大 单位 fmax 25 25 MHz tPLH 35 35 tPHL CLOCk->RCO 35 35 ns tPLH 20 24 tPHL CLOCk->Q (LOAD=H) 23 27 ns tPLH 25 24 tPHL CLOCk->Q (LOAD=L) 29 27 ns tPLH 16 14 tPHL CLOCk->RCO 16 14 ns tPHL CLEAR->Q Vcc=5V CL=15pF RL=400Ω (‘LS161 为 2KΩ) 38 28 ns 【2】:fmax-最大时钟频率 tPLH-输出由低到高电平传输延迟时间 tPHL-输出由高到低电平传输延迟时间 www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs 电子器件采购平台:www.1ic.net.cn IC资料查询网站: www.tai-yan.com 电子工程技术论坛:www.tai-yan.com/bbs

点击下载完整版文档(PDF)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
已到末页,全文结束
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有