第5章集成触发器 5.1RS触发器 5.2几种常见的触发器 5.3应用与实验
第5章 集成触发器 5.2 几种常见的触发器 5.1 RS触发器 5.3应用与实验
5.1RS触发器 5.1.1基本RS触发器 1.电路的组成 由两个门电路交叉连接而成。 RD 低电平 置0端 置1端 有效
5.1 RS触发器 Q R S Q 5.1.1 基本RS触发器 1. 电路的组成 由两个门电路交叉连接而成。 置0端 置1端 低电平 有效 G & & G Q Q 1 2 RD D S
2.逻辑功能分析 触发器有两个互补的输出端, R称为置0输入端 当Q1,2=0时,称为触发器的1状态。 低电平有效 当0=1,Q=0时,称为触发器的0状态。 功能表 Rp Sp Q On+1 功能 01 01 0 0 置0 RD Sp
触发器有两个互补的输出端, 2. 逻辑功能分析 当Q=1,Q =0时,称为触发器的1状态。 当 Q =1,Q=0时,称为触发器的0状态。 R Qn+1 D SD Qn 功能 功能表 0 1 0 1 1 1 0 0 置0 0 0 0 1 1 R称为置0输入端 低电平有效 G & & G Q Q 1 2 RD SD
2.逻辑功能分析 触发器有两个互补的输出端, S称为置1输入端 当Q1,2=0时,称为触发器的1状态。 低电平有效 当0=1,Q=0时,称为触发器的0状态。 功能表 Rp Sp Q On+1 功能 0 01 0 1 0 置0 1 10 0 置1 1 1 RD Sp
R Qn+1 D SD Qn 功能 功能表 0 1 置0 0 0 0 1 触发器有两个互补的输出端, 当Q=1,Q =0时,称为触发器的1状态。 当 Q =1,Q=0时,称为触发器的0状态。 1 0 1 0 0 0 1 1 置1 1 1 0 1 S称为置1输入端 低电平有效 2. 逻辑功能分析 G & & G Q Q 1 2 RD SD
2.逻辑功能分析 触发器有两个互补的输出端, 当Q1,2=0时,称为触发器的1状态。 当0=1,Q=0时,称为触发器的0状态。 功能表 Rp SD Q On+1 功能 0 01 0 1 0 置0 0 1 10 1 1 置1 0 0 RD Sp 11 保持 1 1
R Qn+1 D SD Qn 功能 功能表 0 1 置0 0 0 0 1 触发器有两个互补的输出端, 当Q=1,Q =0时,称为触发器的1状态。 当 Q =1,Q=0时,称为触发器的0状态。 1 0 置1 1 1 0 1 1 1 1 1 1 1 0 0 0 1 0 1 1 保持 2. 逻辑功能分析 G & & G Q Q 1 2 RD SD
2.逻辑功能分析 触发器有两个互补的输出端, 当Q1,2=0时,称为触发器的1状态。 当0=1,Q=0时,称为触发器的0状态。 功能表 RD SD Q Q+1 功能 00 0 × 1 不定 × 0 0 01 1 0 置0 0 1 10 1 1 置1 0 0 RD Sp 11 保持 1 1
R Qn+1 D SD Qn 功能 功能表 0 1 置0 0 0 0 1 触发器有两个互补的输出端, 当Q=1,Q =0时,称为触发器的1状态。 当 Q =1,Q=0时,称为触发器的0状态。 1 0 置1 1 1 0 1 1 1 0 0 1 1 1 1 0 1 1 0 1 1 保持 0 0 不定 × × 0 1 2. 逻辑功能分析 G & & G Q Q 1 2 RD SD
例 在用与非门组成的基本RS触发器中,设初始状态为0,已 知输入RD,S,的波形图,画出两输出端的波形图。 Rp Sp 0
例 在用与非门组成的基本RS触发器中,设初始状态为0,已 知输入RD、SD的波形图,画出两输出端的波形图。 Q Q RD SD
基本触发器的特点总结: (2)有复位(Q=0)、置位(Q=1)、保持原状态三 种功能。 (3)R,为复位输入端,S为置位输入端,可以是低电 平有效,也可以是高电平有效,取决于触发器的结 构。 (4)由于反馈线的存在,无论是复位还是置位,有效 信号只需要作用很短的一段时间,即“一触即发
基本触发器的特点总结: (1)有两个互补的输出端,有两个稳定的状态。 (2)有复位(Q=0)、置位(Q=1)、保持原状态三 种功能。 (3)RD为复位输入端,S为置位输入端,可以是低电 平有效,也可以是高电平有效,取决于触发器的结 构。 (4)由于反馈线的存在,无论是复位还是置位,有效 信号只需要作用很短的一段时间,即“一触即发”
5.1.2同步RS触发器 给发器加一个时钟控制端CP,只有在©P端上出现时钟脉冲时 发器的状态才能改变。这种发器称 同步触发器。 1.电路结构及逻辑符号 1R C1 1S CP R CP S
5.1.2 同步RS触发器 给触发器加一个时钟控制端CP,只有在CP端上出现时钟脉冲时, 触发器的状态才能改变。这种触发器称为同步触发器。 1. 电路结构及逻辑符号 G & & G Q Q 1 2 & & R CP S G3 G4 Q Q 1R C1 1S CP
2.逻辑功能分析 当CP=0时,控制门G3、G4关闭,触发器的状态保持不变。 当CP=1时,G3G打开,其输出状态由R、S端的输入信号决定。 功能表 RS Q+1 功能 00 0 0 00 1 1 保持 01 0 1 置1 01 1 1 10 0 0 置0 10 1 0 11 0 X 1 1 1 × 不定 R CP 同步RS触发器的状态转换分别由R、S和CP控制,其中,R、S控制 状态转换的方向;CP控制状态转换的时刻
2. 逻辑功能分析 当CP=0时,控制门G3、G4关闭,触发器的状态保持不变。 当CP=1时,G3、G4打开,其输出状态由R、S端的输入信号决定。 同步RS触发器的状态转换分别由R、S和CP控制,其中,R、S控制 状态转换的方向;CP控制状态转换的时刻。 G & & G Q Q 1 2 & & R CP S G3 G4 R S Qn Qn+1 功能 功能表 0 1 0 1 1 置1 1 0 1 1 0 1 0 0 置0 0 0 1 1 1 1 1 0 1 × × 不定 0 0 0 0 保持 0 1 0 1 1 0 0 1 1 0 1 0 1