当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

烟台理工学院:《数字电路与逻辑设计》课程教学资源(课件讲稿)第二章 门电路(小结)

资源类别:文库,文档格式:PDF,文档页数:6,文件大小:863.32KB,团购合买
点击下载完整版文档(PDF)

第二章 门电路 第二章小结 一、半导体二极管、三极管和MOS管 是数字电路中的基本开关元件,一般都工作在开关 状态。 .半导体二极管:是不可控的,利用其开关特性可构成 极管与门和或门 2.半导体三极管,是一种用电流控制且具有放大特性的开 关元件,利用三极管的饱和导通与截止 特性可构成非门和其它TTL集成门电 路。 3.MOS管:是一种具有放大特性的由电压控制的开关元件, 利用N沟道MOS管和P沟道MOS管可构成 CMOS反相器和其它CMOS集成门电路

第二章 小结 一、半导体二极管、三极管和 MOS 管 是数字电路中的基本开关元件,一般都工作在开关 状态。 1. 半导体二极管:是不可控的,利用其开关特性可构成 二极管与门和或门。 2. 半导体三极管:是一种用电流控制且具有放大特性的开 关元件, 利用三极管的饱和导通与截止 特性可构成 非门 和其它 TTL 集成门电 路。 3. MOS管:是一种具有放大特性的由电压控制的开关元件, 利用 N 沟道 MOS 管和 P 沟道 MOS 管可构成 CMOS 反相器和其它 CMOS 集成门电路

第二章 门电路 二、分立元件门电路 主要介绍了由半导体二极管、三极管和MOS 管构成的与门、或门和非门。 虽然,分立元件门电路不是本章的重点,但是 通过对这些电路的分析,可以体会到与、或、非三 种最基本的逻辑运算,是如何用半导体电子电路实 现的,这将有助于后面集成门电路的学习

二、分立元件门电路 主要介绍了由半导体二极管、三极管和 MOS 管构成的与门、或门和非门。 虽然,分立元件门电路不是本章的重点,但是 通过对这些电路的分析,可以体会到与、或、非三 种最基本的逻辑运算,是如何用半导体电子电路实 现的,这将有助于后面集成门电路的学习

第二章 门电路 三、集成门电路本章重点 主要介绍了CMOS和TTL集成门电路,重点应 放在它们的输出与输入之间的逻辑特性和外部电气特 性上。 .逻辑特性(逻辑功能): 普通功能一与门、或门、非门、与非门、或非门、与或非 门和异或门。 特殊功能 一三态门、OC门、OD门和传输门. 2.电气特性: 静态特性一 主要是输入特性、输出特性和传输特性。 动态特性一主要是传输延迟时间的概念

三、集成门电路 — 本章重点 主要介绍了 CMOS 和 TTL 集成门电路,重点应 放在它们的输出与输入之间的逻辑特性和外部电气特 性上。 1. 逻辑特性(逻辑功能): 普通功能 — 与门、或门、非门、与非门、或非门、与或非 门和异或门。 特殊功能 — 三态门、OC门、OD门和传输门。 2. 电气特性: 静态特性 — 主要是输入特性、输出特性和传输特性。 动态特性 — 主要是传输延迟时间的概念

第二章 门电路 四、集成门电路使用中应注意的几个问题 分类 TTL CMOS 工作电源 Vcc=5V VD=3~18V 输出电平 UoL=0.3 V UoH=3.6 V UoL≈0VUoH≈VDD 阈值电压 UTH=1.4 V UTH=0.5 VDD 输入端串 当>Rm(2.5k2) 在一定范围内,R的改 接电阻R 输入由0→1 变不会影响输入电平 输入端 即R=0 悬空 输入为“1” 多余输入 1.与门、与非门接电源;或门、或非门接地。 端的处理 2.与其它输入端并联

四、集成门电路使用中应注意的几个问题 分类 TTL CMOS 工作电源 VCC = 5 V VDD = 3  18 V 输出电平 UOL= 0.3 V UOH = 3.6 V UOL  0 V UOH  VDD 阈值电压 UTH = 1.4 V UTH = 0.5 VDD 输入端串 接电阻Ri 当 Ri > Ron(2.5 k ) 输入由 0 → 1 在一定范围内,Ri的改 变不会影响输入电平 输入端 悬空 即 Ri =  输入为 “1” 不允许 多余输入 端的处理 1. 与门、与非门接电源;或门、或非门接地。 2. 与其它输入端并联

第二章 门电路 练习川写出图中所示各个门电路输出端的逻辑表达式。 TTL CMOS 0 & -9=4 & bo¥ =1 100k2 100k2 =0 100k2 100k2

[练习] 写出图中所示各个门电路输出端的逻辑表达式。 TTL CMOS A & Y1 100k 100  = 1 A A & Y1 100k 100 = 1 A ≥1 Y1 100k 100  A A ≥1 Y1 100k 100 = 0  A

第二章 门电路 练习写出图中所示各个门电路输出端的逻辑表达式。 TTL CMOS 100k2 100k2 & & 悬空。 po=A 悬空。 入 不允许

[练习] 写出图中所示各个门电路输出端的逻辑表达式。 TTL CMOS A =1 Y1 100k 100  A A =1 Y1 100k 100  A  A A & 悬空 Y1 A & 悬空 Y1 不允许  A

点击下载完整版文档(PDF)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
已到末页,全文结束
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有