常用集成时序逻辑 器件及应用 总目录)(退出
常用集成时序逻辑 器件及应用 > 总目录 退出
且录 计数器的功能及分类 异步集成计数器74LS90 同步集成计数器74161 十进制可逆集成计数器74LS192 二进制可逆集成计数器74LS169 集成计数器的级联 任意模值计数器 四位双向寄存器74LS194 典型移位型计数器 反馈移位型序列信号发生器和 计数型序列码发生器的设计 以MSⅠ为核心的同步时序电路的分析与设计 ()(总目录)退出
> 目录 反馈移位型序列信号发生器和 计数型序列码发生器的设计 异步集成计数器74LS90 十进制可逆集成计数器74LS192 同步集成计数器74161 二进制可逆集成计数器74LS169 任意模值计数器 四位双向寄存器74LS194 典型移位型计数器 以MSI为核心的同步时序电路的分析与设计 集成计数器的级联 < 总目录 退出 计数器的功能及分类
计数器的功能 计数器的主要功能是累计输入脉冲的数目,它可以用来计数,分频, 此外还可以对系统定时,顺序控制等操作。 二:计数器的分类 按时钟控制方式分类,有异步,同步计数器两大类 按计数功能可分为,加法计数,减法计数和可逆计数三大类。 按数制分,可分为二进制计数器和非二进制计数器(任意进制 计数器)两大类。 名称模值状态编码方式 自启动情况 表计数器分类 进制计数器M2二进制码无多余状态,能自启动 十进制计数器M=10BCD码 有6个多余状态 任意进制计数器M<22多种方式2M个多余状态 检查多余状态 环形计数器M=n 2-n个多余状态 扭环形计数器M=2n 2-2n个多余状态 目录)(((总目录)退出
一: 计数器的功能 计数器的主要功能是累计输入脉冲的数目,它可以用来计数,分频, 此外还可以对系统定时,顺序控制等操作。 二:计数器的分类 按时钟控制方式分类,有异步,同步计数器两大类。 按计数功能可分为,加法计数,减法计数和可逆计数三大类。 按数制分,可分为二进制计数器和非二进制计数器(任意进制 计数器)两大类。 目录 总目录 退出 SYN 名 称 模 值 状态编码方式 / 二进制计数器 无多余状态,能自启动 十进制计数器 任意进制计数器 环形计数器 扭环形计数器 M=2 M=10 M<2 M=n M=2n 二进制码 BCD码 多种方式 / 自启动情况 有6个多余状态 2 -M个多余状态 2 -n个多余状态 2 -2n个多余状态 n 2 n n n 检查多余状态 表: 计 数 器 分 类
元计就器 异步集成计数器74LS90 A Q c CP FF FF So2 ro ror (b)逻辑符号 dcl CDCl IK IK L≥R ≥R Q R Ro2 (a)逻辑图 M2 M=5 Soi so Ro Ro2 (c)结构框图 目新)()(>)总目录)退出
异步集成计数器74LS90 S 1J C1 1K R S 1J C1 1K R 1J C1 1K ≥1 R 1J C1 1K ≥1 R & FFA FFB FFC QA QB QC & R01 R02 CP2 CP1 & S92 S91 QD QA QB QC QD CP1 CP2 S91 S92 R01 R02 (a) 逻辑图 (b) 逻辑符号 74LS90 M=2 M=5 QA QB QC QD S91 S92 R01 R02 CP1 CP2 (c) 结构框图 FFD 目录 总目录 退出 集成计数器
74LS90功能表 输入 输出 功能 Ro1 Ro2 S91 S92 CPI CP2 QD Qc QB QA 11 0×××0000 异步清0 ×0××10000 ××11××1001异步置9 ×二进制 RoIRo2=0 S91$92-=0 .82BDy计数 QD↓5421BCD码 74LS90 控制输入:①异步清0端Ro1、Ro高电平有效 ②异步置9端S91、S9高电平有效 两个时钟:CP1、CP2 下降沿有效 目录)()(>)(总目录 退出
输 入 输 出 功 能 R01 R02 S91 S92 CP1 CP2 QD QC QB QA 1 1 1 1 × × 0 × × 0 1 1 × × × × × × 0 0 0 0 0 0 0 0 1 0 0 1 异步清0 异步置9 R01R02=0 S91S92=0 × × QA QD 8421BCD码 5421BCD码 二进制 五进制 计数 74LS90功能表: 74LS90 控制输入:①异步清0端 R01、R02 高电平有效 ②异步置9端 S91、S92 高电平有效 两个时钟: CP1、CP2 下降沿有效 目录 总目录 退出
74LS90构成十进制计数器的两种接法: QA QB Qc QD QA QB Qc QI PCP CP-CPI 74LS90 74LS90 CP—4CP2 CP2 91S92 roi ro2 S91 S92 roi ro2 8421BCD码接法 5421BCD码接法 CP顺序8421BC码计数5421BCD码计数 QD Qc QB QA 十进制 00 Q0 00 QBQA 0 两种接法的态序表 0123456789 0 000111100 001100 010101010 Q00000 111 00010000 000110 01001010 0123456789 录)④(总目录)(退出
CP 74LS90 QA CP1 CP2 S91 S92 R01 R02 QB QC QD CP 74LS90 QA CP1 CP2 S91 S92 R01 R02 QB QC QD CP顺序 十进制 8421BCD码计数 5421BCD码计数 QD QC QB QA QD QC QB QA 0 1 2 3 4 5 6 7 8 9 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 1 0 0 1 0 0 0 1 0 2 0 0 1 1 0 0 1 1 3 0 1 0 0 0 1 0 0 4 0 1 0 1 1 0 0 0 5 0 1 1 0 1 0 0 1 6 0 1 1 1 1 0 1 1 0 1 0 7 0 0 1 0 1 1 8 0 0 1 1 1 0 0 9 74LS90构成十进制计数器的两种接法: 8421BCD码接法 5421BCD码接法 两 种 接 法 的 态 序 表 目录 总目录 退出
同步集成计数器74161 LD Q DCI R &iK J Q CI R 计数脉冲 (MSB) H&1 l R @a Qu eIK 74161 P &1 Q DO R (b)逻辑符号 &iK 逻辑图(目)()③)(总目灵)(出
同步集成计数器74161 & C1 1K R 1J & & ≥1 & & C1 1K R 1J & & ≥1 & & C1 1K R 1J & & ≥1 & & C1 1K R 1J & & ≥1 & & & & & & T P D 1 Cr C 1 CP 计数脉冲 B A 1 LD QA QB QC QD OC (b) QA QB QC QD P CP A B C D T 74161 Cr LD OC (a) (MSB) 逻辑图 逻辑符号 目录 总目录 退出
74161 控制端:①异步清0端Cr 低电平有效 ②同步预置端LD 低电平有效 ③计数允许控制端P、T高电平有效 计数脉冲输入端:CP 上升沿有效 74161功能表: 输入 输出 CPlCrLD P T C b AQD QC QB QA ×0×××××××0000 ↑10×× d c b ald c ba 上t1111××××计数 1101××××保持 11×0××××保持=O 录)((、总目录)(退出
74161功能表: 输 入 输 出 CP Cr LD P T D C B A QD QC QB QA × 0 ××× ×× ×× 0 0 0 0 × × 1 0 ×× d c b a d c b a 1 1 1 1 1 1 0 1 1 1 × 0 × × ×× × × ××× ××× 计数 保持 保持 O ( C=0) 74161 控制端 : ①异步清0 端 Cr 低电平有效 ②同步预置端 LD 低电平有效 ③计数允许控制端P、T 高电平有效 计数脉冲输入端:CP 上升沿有效 目录 总目录 退出
LD 二二二二二二二二二二二三二二二二 B D CP Op ∫L 2:1314150 清除置数 计数 保持 74161时序图 目录制)③)③)(总目录)(退出翻
Cr LDABCD CPPTQA QB QC QD 12 13 14 15 0 1 2 清除 置数 计数 保持 O C 74161时序图 目录 总目录 退出
十进制可逆集成计数器74S192 MSB) CP+ CP-LD Cr QD Qc QB QA ×××10000 en c B 2A CP ×00DCBA CP 74LS192 ↑110加法计数 C D C B A LD 11↑0减法计数 1110 保持 逻辑符号 功能表 特点 ①双时钟输入CP+、CP-,上升沿有效 ②异步清0端Cr,高电平有效 ③异步预置控制端LD,低电平有效 ④进位输出Oc、借位输出OB分开 目新)()(>)总目录)退出
QD QC QB QA CP+ D C B A 74LS192 Cr LD OC OB CP- (MSB) CP+ CP- LD Cr QD QC QB QA 1 0 0 0 0 0 0 1 1 0 D C B A 1 1 0 1 1 1 0 加法计数 减法计数 保持 十进制可逆集成计数器74LS192 逻辑符号 功能表 特点: ①双时钟输入CP+ 、CP-,上升沿有效。 ②异步清0端Cr, 高电平有效。 ③异步预置控制端LD ,低电平有效。 ④进位输出OC、借位输出OB分开。 目录 总目录 退出